[发明专利]基于FPGA的极低信噪比的载波跟踪方法及跟踪装置有效
申请号: | 201610996238.3 | 申请日: | 2016-11-11 |
公开(公告)号: | CN107040488B | 公开(公告)日: | 2019-09-24 |
发明(设计)人: | 王思超;向前;李惠媛;陈赞;张喆 | 申请(专利权)人: | 上海航天测控通信研究所 |
主分类号: | H04L27/26 | 分类号: | H04L27/26;H04L27/00;H04L7/033;G01S19/29;G01S19/35 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 邵晓丽;胡晶 |
地址: | 200080 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,该方法包括:采用数字下变频单元抽取载波信号,作为输入信号;对输入信号鉴频鉴相,得到输入信号的频率以及相位;采用锁频环环路滤波器及锁相环环路滤波器对频率及相位进行环路滤波,输出滤波输出值;调节滤波输出值调节输出频率,与输入信号进行混频,形成闭环跟踪。该装置包括:数字下变频单元、鉴频器、鉴相器、环路滤波器及数字控制振荡器。本发明的基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,结合锁相环和锁频环的优点,能够兼顾噪声和动态性能指标,使得跟踪环路能够在极低信噪比、高动态、大频偏的情况下快速且稳定的锁定。 | ||
搜索关键词: | 基于 fpga 极低信噪 载波 跟踪 方法 装置 | ||
【主权项】:
1.一种基于FPGA的极低信噪比的载波跟踪方法,其特征在于,包括以下步骤:S11:采用数字下变频单元抽取载波信号,作为输入信号;S12:对所述输入信号进行鉴频鉴相,得到所述输入信号的频率以及相位;S13:采用锁频环环路滤波器以及锁相环环路滤波器对所述输入信号的频率以及相位进行环路滤波,输出滤波输出值;S14:调节所述滤波输出值调节输出频率,与输入信号进行混频,形成闭环跟踪;所述步骤S13具体包括:S131:在极低信噪比的条件下确定所述锁频环环路滤波器和所述锁相环环路滤波器的鉴别更新周期;S132:根据所述锁频环环路滤波器以及所述锁相环环路滤波器的鉴别更新周期确定所述锁频环环路滤波器和所述锁相环环路滤波器的环路带宽;S133:利用所述锁频环环路滤波器以及所述锁相环环路滤波器对所述频率以及所述相位进行环路滤波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610996238.3/,转载请声明来源钻瓜专利网。
- 上一篇:紧急切断阀
- 下一篇:净化器与智能终端、净化器与服务器后台之间的通信方法