[发明专利]一种基于8B/10B编解码的串行传输方法及系统有效

专利信息
申请号: 201611041076.4 申请日: 2016-11-21
公开(公告)号: CN106776422B 公开(公告)日: 2021-08-27
发明(设计)人: 李湘琼;路远;郭鹏程;杜强;郑晓锐 申请(专利权)人: 深圳市科楠科技开发有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F13/42;G06F13/38
代理公司: 深圳中一专利商标事务所 44237 代理人: 阳开亮
地址: 518000 广东省深圳市宝安*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例提供一种基于8B/10B编解码的串行传输方法及系统,涉及通信技术领域。其中方法包括:串行数据发送端将特定格式的16bit并行数据经两次8B/10B编码后转换为20bit并行数据;串行数据发送端将20bit并行数据转换为高速串行数据流后经外界线路传输至串行数据接收端;串行数据接收端接收高速串行数据流,并将高速串行数据流转换为20bit并行数据;串行数据接收端对20bit并行数据进行两次8B/10B解码后得到特定格式的16bit并行数据。本发明实施例可以实现2711格式数据的串行传输,弥补了现有的FPGA内置硬核不能满足2711格式数据的串行传输,需要针对2711格式数据开发专用芯片的缺陷,降低了串行传输的通信成本,并且无需在FPGA上设置多个用于连接专用芯片的通用管脚,简化了FPGA的结构。
搜索关键词: 一种 基于 10 解码 串行 传输 方法 系统
【主权项】:
一种基于8B/10B编解码的串行传输方法,其特征在于,包括:串行数据发送端将特定格式的16bit并行数据经两次8B/10B编码后转换为20bit并行数据;所述串行数据发送端将所述20bit并行数据转换为高速串行数据流后经外界线路传输至串行数据接收端;所述串行数据接收端接收所述高速串行数据流,并将所述高速串行数据流转换为20bit并行数据;所述串行数据接收端对所述20bit并行数据进行两次8B/10B解码后得到所述特定格式的16bit并行数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市科楠科技开发有限公司,未经深圳市科楠科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611041076.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top