[发明专利]一种两侧滑窗取平均一维检测的FPGA实现方法有效

专利信息
申请号: 201611045228.8 申请日: 2016-11-24
公开(公告)号: CN106597388B 公开(公告)日: 2019-05-03
发明(设计)人: 高嵩;李明涛;陈燕丽 申请(专利权)人: 北京华航无线电测量研究所
主分类号: G01S7/292 分类号: G01S7/292;G05B19/042
代理公司: 北京天达知识产权代理事务所(普通合伙) 11386 代理人: 张春;张辉
地址: 100013 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种两侧滑窗取平均一维检测的FPGA实现方法,所述方法包括:步骤1:输入原始数据,并对雷达工作参数进行设置;步骤2:对步骤1输入的原始数据进行处理;步骤3:对步骤2的处理结果进行对比验证。本发明有效的解决了雷达信号处理系统工作重频大,处理点数多与DSP芯片处理速度不足的矛盾,用FPGA设计实现了两侧滑窗取平均的一维检测,已经在实际工程中进行了验证,取得了良好的效果,具有较强的实用性和通用性,对以后的类似设计具有一定的指导意义。
搜索关键词: 一种 两侧 取平 均一 检测 fgpa 实现 方法
【主权项】:
1.一种两侧滑窗取平均一维检测的FPGA实现方法,其特征在于,所述方法包括:步骤1:输入原始数据,并对雷达工作参数进行设置:该步骤根据一维检测基本原理,用matlab模拟雷达信号处理实际工作流程,将原始数据输入,并根据实际情况对雷达进行工作参数的设置;步骤2:对步骤1输入的原始数据进行处理,包括,对输入的原始数据进行距离脉压运算,然后对距离脉压运算后的数据进行一维检测;对距离脉压运算后的数据进行一维检测具体分为四个步骤,2.1、对距离脉压运算后的数据进行求模处理,2.2、对求模处理后的数据进行背景单元数据累加,2.3、对背景单元数据累加的结果进行处理从而得到比较值,2.4、将求模处理后的模值与所述比较值进行比较;其中,对求模处理后的数据进行背景单元数据累加,具体包括,将每个点背景单元的数据进行加法运算,依次运算第1到第8个点数据之和,第2到第9个点数据和,第3到第10个点数据之和,一直到第8185到第8192点数据之和,共8185个计算值;在FPGA中调用3个加法器核,每个加法器的输出作为下一个加法器的输入,第一个加法器计算得到第1个模值与第2个模值,第2个模值与第3个模值,一直到第8191个模值与第8192个模值的和,共8191个值;第二个加法器计算得到第1到第4个模值的和,第2到第5个模值的和,一直到第8189到8192个模值的和,共8189个值;第三个加法器计算得到第1到第8个模值的和,第2到第9个模值的和,一直到第8185到8192个模值的和,共8185个计算值;采取以下方法求取每个点的背景单元,再调用一个加法器核,输入分别为上述第三个加法器得到的8185个结果,再将此8185个值延时49个时钟周期作为另一个输入,得到的结果舍去前后各21个值,正好得到8192个值,即为第1到第8192个点数据的背景单元和;步骤3:对步骤2的处理结果进行对比验证:该步骤将FPGA的处理结果与理论仿真结果进行对比,从而验证FPGA设计的正确性。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华航无线电测量研究所,未经北京华航无线电测量研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611045228.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top