[发明专利]LVDS驱动器电路有效
申请号: | 201611058750.X | 申请日: | 2016-11-25 |
公开(公告)号: | CN106598900B | 公开(公告)日: | 2019-10-11 |
发明(设计)人: | 陈婷;姜黎;李天望;谢俊杰;刘程斌 | 申请(专利权)人: | 湖南国科微电子股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 长沙市阿凡提知识产权代理有限公司 43216 | 代理人: | 谷萍 |
地址: | 410125 湖南省长沙市*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种LVDS驱动器电路,包括第一LVDS电路单元、第二LVDS电路单元、第一信号输入端、第二信号输入端、第一信号输出端及第二信号输出端,所述第一LVDS电路单元通过所述第一信号输入端和所述第二信号输入端实现信号输入,并由所述第二信号输出端实现信号输出;所述第二LVDS电路单元通过所述第一信号输入端和所述第二信号输入端实现信号输入,并由所述第一信号输出端实现信号输出;所述第一LVDS电路单元与所述第二LVDS电路单元反相并联连接形成H桥型结构且呈逻辑反相对称结构。与相关技术相比,本发明的LVDS驱动器电路结构简单,具有多种输出模式且性能好,适用范围广。 | ||
搜索关键词: | lvds 驱动器 电路 | ||
【主权项】:
1.一种LVDS驱动器电路,其特征在于:包括第一LVDS电路单元、第二LVDS电路单元、第一信号输入端、第二信号输入端、第一信号输出端及第二信号输出端,所述第一LVDS电路单元通过所述第一信号输入端和所述第二信号输入端实现信号输入,并由所述第二信号输出端实现信号输出;所述第二LVDS电路单元通过所述第一信号输入端和所述第二信号输入端实现信号输入,并由所述第一信号输出端实现信号输出;所述第一LVDS电路单元与所述第二LVDS电路单元反相并联连接形成H桥型结构且呈逻辑反相对称结构;所述第一LVDS电路单元包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第一电阻、第二电阻、第三电阻、第一逻辑控制信号模块和第二逻辑控制信号模块,所述第一逻辑控制信号模块和第二逻辑控制信号模块的逻辑控制信号相反;所述第一晶体管的栅极连接至所述第一信号输入端,所述第一晶体管的源极通过一个所述第三电阻连接至所述第二信号输出端,所述第一晶体管的漏极连接至电源电压;所述第二晶体管的栅极连接至所述第二信号输入端,所述第二晶体管的源极连接至接地源,所述第二晶体管的漏极通过一个所述第三电阻连接至所述第二信号输出端;所述第三晶体管的栅极连接至所述第一逻辑控制信号模块的一端,所述第一逻辑控制信号模块的另一端与所述第一信号输入端或所述第二信号输入端连接,所述第三晶体管的源极通过一个所述第二电阻连接至所述第二信号输出端,所述第三晶体管的漏极连接至电源电压;所述第四晶体管的栅极连接至所述第二逻辑控制信号模块的一端,所述第二逻辑控制信号模块的另一端与所述第一信号输入端或所述第二信号输入端连接,所述第四晶体管的源极连接至接地源,所述第四晶体管的漏极通过一个所述第二电阻连接至所述第二信号输出端;所述第五晶体管的栅极连接至所述第二信号输入端,所述第五晶体管的源极通过一个所述第一电阻连接至所述第二信号输出端,所述第五晶体管的漏极连接至电源电压;所述第六晶体管的栅极连接至所述第一信号输入端,所述第六晶体管的源极连接至接地源,所述第六晶体管的漏极通过一个所述第一电阻连接至所述第二信号输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科微电子股份有限公司,未经湖南国科微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611058750.X/,转载请声明来源钻瓜专利网。