[发明专利]集成电路设计的RTL阶段期间的时钟门控验证在审
申请号: | 201611095503.7 | 申请日: | 2016-12-02 |
公开(公告)号: | CN108153920A | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 黄松;刘毅峰;季磊 | 申请(专利权)人: | 恩智浦美国有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文所提供的实施例包括一种用于在寄存器传递级RTL电路设计阶段期间的时钟门控验证的方法,该方法包括:获得根据时钟门控格式在时钟门控CG规格中定义的时钟门控信息,其中时钟门控信息描述由集成电路设计利用的至少第一门控时钟信号的目标时钟门控行为,CG规格包括模板结构和顶部映射,该模板结构基于启用条件来定义输出门控时钟与输入时钟之间的关系,该顶部映射将集成电路设计的包括第一门控时钟的顶级信号关联到模板结构;以及自动产生第一时钟门控CG检查器,以基于在集成电路设计的测试期间的预期输出时间和预期门控时间来验证时钟门控行为。 | ||
搜索关键词: | 时钟门控 集成电路设计 模板结构 验证 门控 映射 电路设计阶段 门控时钟信号 测试期间 门控时钟 目标时钟 启用条件 输入时钟 信号关联 信息描述 预期输出 自动产生 寄存器 检查器 输出门 传递 | ||
【主权项】:
一种用于在寄存器传递级RTL电路设计阶段期间的时钟门控验证的方法,其特征在于,所述方法包括:获得根据时钟门控格式在时钟门控CG规格中定义的时钟门控信息,其中所述时钟门控信息描述由集成电路设计利用的至少第一门控时钟信号的目标时钟门控行为,所述CG规格包括模板结构和顶部映射,所述模板结构基于启用条件来定义输出门控时钟与输入时钟之间的关系,所述顶部映射包括所述集成电路设计的顶级信号与所述模板结构之间的关联,以及所述顶级信号包括映射到所述输出门控时钟的所述第一门控时钟信号、映射到所述输入时钟的第一非门控时钟信号和映射到所述启用条件的第一启用信号;以及自动产生第一时钟门控CG检查器以验证所述第一门控时钟信号的时钟门控行为,其中所述第一CG检查器基于在所述CG规格中定义的所述时钟门控信息产生,以及在所述集成电路设计的测试期间,所述第一CG检查器验证所述第一门控时钟信号是否在第一预期时间被输出和所述第一门控时钟信号是否在第二预期时间被门控。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦美国有限公司,未经恩智浦美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611095503.7/,转载请声明来源钻瓜专利网。