[发明专利]基于FPGA和HPI的DSP间的通信装置及通信方法有效

专利信息
申请号: 201611150757.4 申请日: 2016-12-13
公开(公告)号: CN106776458B 公开(公告)日: 2020-04-10
发明(设计)人: 黄磊;滕兆宏;孙天德;李华东;张婷;刘政;孙春霞;柳常清;赵胜 申请(专利权)人: 积成电子股份有限公司
主分类号: G06F15/173 分类号: G06F15/173
代理公司: 济南舜源专利事务所有限公司 37205 代理人: 苗峻
地址: 250100 山东省济*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA和HPI的DSP间的通信装置及通信方法,通信装置包括作为主机的一个FPGA,作为从机的、带有HPI接口的至少两个DSP,在FPGA中分区存储每个DSP所对应的HPI读写操作控制模块、数据缓存区读写模块、缓存区数据交互模块。本发明相对于以前的DSP通信方式,速度块、实时性高;基本不消耗DSP的资源;可同时实现任意两个或多个DSP之间的通信,可扩展性较强。
搜索关键词: 基于 fpga hpi dsp 通信 装置 方法
【主权项】:
基于FPGA和HPI的DSP间的通信装置,其特征在于,包括作为主机的一个FPGA,作为从机的、带有HPI接口的至少两个DSP,在所述FPGA中分区存储每个DSP所对应的HPI读写操作控制模块、数据缓存区读写模块、缓存区数据交互模块;所述HPI读写操作控制模块,实现FPGA对HPI接口的读写操作,采用的是先读后写的操作方式;所述数据缓存区读写模块,包含至少2个数据缓存区,一个是读缓存区,用于存储通过HPI接口读出的所对应的DSP内部RAM数据,另一个是写缓存区,用于存储需要写给所对应的DSP的有效数据,此模块还对定时器进行定时设置以产生相应的HPI接口定时读标志;所述缓存区数据交互模块,负责将除待写入数据的DSP以外的其他DSP的读缓存区的数据进行汇总和处理,并按照一定的格式存储在该待写入数据的DSP对应的写缓存区内,完成后将该DSP的写缓存区的写缓存完成标志置起;所述FPGA通过控制线实现对HPI接口的控制、通过数据线实现与HPI接口间的数据交互。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于积成电子股份有限公司,未经积成电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611150757.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top