[实用新型]一种多路读写多容量选择的FIFO控制器有效
申请号: | 201621462473.4 | 申请日: | 2016-12-28 |
公开(公告)号: | CN206431615U | 公开(公告)日: | 2017-08-22 |
发明(设计)人: | 周烨;周金风;王宇星;黄刚;陆俊嘉 | 申请(专利权)人: | 无锡芯响电子科技有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02 |
代理公司: | 南京经纬专利商标代理有限公司32200 | 代理人: | 熊玉玮 |
地址: | 214135 江苏省无锡市新区*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种多路读写多容量选择的FIFO控制器,属于数字集成电路的技术领域。控制器包括FIFO控制电路、用户SRAM读写控制电路、地址译码电路、多路选择电路、SRAM存储体电路。该控制器根据系统输入容量选择信号分配当前FIFO容量,对除去FIFO占用空间后的SRAM存储体电路进行划分得到各用户设备类似FIFO操作的数据存储空间,根据地址译码电路输出的选择信号完成系统所选FIFO的读写操作以及系统所选用户设备的类似FIFO操作,利用同一块大容量SRAM实现了FIFO容量可选,并与其它设备共享访问FIFO未占用的SRAM地址空间,整合了全芯片SRAM存储体,提高资源利用率。 | ||
搜索关键词: | 一种 读写 容量 选择 fifo 控制器 | ||
【主权项】:
一种多路读写多容量选择的FIFO控制器,其特征在于,包括:FIFO控制电路(101),根据系统输入容量选择信号分配当前FIFO容量,调节当前FIFO读地址信号和当前FIFO写地址信号,用户SRAM读写控制电路(102),接收FIFO控制电路(101)输出的当前FIFO容量指示信号,根据SRAM存储体电路(105)除去当前FIFO容量后的剩余容量为各用户设备分配类似FIFO操作的读写地址,地址译码电路(103),根据系统设备地址信号输出表征系统所选当前FIFO及用户设备的选择信号,多路选择电路(104),接收FIFO控制电路(101)输出的当前FIFO读地址信号和当前FIFO写地址信号、用户SRAM读写控制电路(102)输出的各用户设备类似FIFO操作的读写地址、地址译码电路(103)输出的选择信号,完成系统所选当前FIFO的读写操作及系统所选用户设备的类似FIFO操作,及,SRAM存储体电路(105),具有按照当前FIFO容量划分的当前FIFO存储体空间以及各用户设备类似FIFO操作的数据存储体空间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡芯响电子科技有限公司,未经无锡芯响电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621462473.4/,转载请声明来源钻瓜专利网。