[发明专利]在基于中央处理单元(CPU)的系统中通过经压缩存储器控制器(CMC)使用背靠背读取操作来提供存储器带宽压缩在审
申请号: | 201680006158.7 | 申请日: | 2016-01-11 |
公开(公告)号: | CN107111461A | 公开(公告)日: | 2017-08-29 |
发明(设计)人: | 科兰·比顿·韦里利;马托伊斯·科内利斯·安东尼乌斯·阿德里安努·黑德斯;布赖恩·乔尔·舒;迈克尔·雷蒙德·特朗布利;纳塔拉詹·瓦伊德亚纳坦 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F11/10 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 杨林勋 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示在基于中央处理单元CPU的系统中通过经压缩存储器控制器CMC使用背靠背读取操作来提供存储器带宽压缩。在这点上,在一些方面中,CMC经配置以接收对系统存储器中的物理地址的存储器读取请求,并从与所述物理地址相关联的存储器线中的第一存储器块的错误校正码ECC位读取用于所述物理地址的压缩指示符CI。基于所述CI,所述CMC确定所述第一存储器块是否包括经压缩数据。如果不,那么所述CMC与返回所述第一存储器块并行地执行对所述存储器线的一或多个额外存储器块的背靠背读取。一些方面可通过将经压缩数据写入到所述存储器线的多个存储器块中的每一者而不是仅写入到所述第一存储器块来进一步改善存储器存取等待时间。 | ||
搜索关键词: | 基于 中央 处理 单元 cpu 系统 通过 压缩 存储器 控制器 cmc 使用 背靠背 读取 操作 | ||
【主权项】:
一种经压缩存储器控制器CMC,其包括经配置以经由系统总线存取系统存储器的存储器接口;所述CMC经配置以:接收存储器读取请求,所述存储器读取请求包括第一存储器线的物理地址,所述第一存储器线包括所述系统存储器中的多个存储器块;读取所述第一存储器线的所述多个存储器块中的第一存储器块;基于所述第一存储器块的压缩指示符CI而确定所述第一存储器块是否包括经压缩数据;以及响应于确定所述第一存储器块不包括所述经压缩数据而:执行对所述第一存储器线的所述多个存储器块中的一或多个额外存储器块的背靠背读取;以及与所述背靠背读取并行地:确定读取存储器块是否包括需求字;以及响应于确定所述读取存储器块包括所述需求字而返回所述读取存储器块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680006158.7/,转载请声明来源钻瓜专利网。