[发明专利]用于根据数据电压电平缓冲数据的反比电压延迟缓冲器有效

专利信息
申请号: 201680054591.8 申请日: 2016-09-09
公开(公告)号: CN108141213B 公开(公告)日: 2021-07-09
发明(设计)人: 乔舒亚·兰斯·帕克特 申请(专利权)人: 高通股份有限公司
主分类号: H03K19/003 分类号: H03K19/003;H03K19/0185
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明揭示用于根据数据电压电平缓冲数据(102)的反比电压延迟缓冲器(100)。在一个方面中,反比电压延迟缓冲器(100)经配置以缓冲数据信号(102)达与所述数据信号的电压电平成反比的时间量。所述反比电压延迟缓冲器包含反相电路(104)及通路电路(106)。所述反相电路经配置以生成控制信号(108),所述控制信号为与所述数据信号相反的逻辑。明显地,所述控制信号以与所述数据信号的所述电压电平成比例的速率跃迁。所述通路电路(106)经配置以在所述数据信号及所述控制信号具有相同逻辑状态时生成所述数据信号之弱逻辑状态。所述通路电路经配置以在数据输入及所述控制信号具有相反逻辑状态时生成所述数据信号的强逻辑状态。
搜索关键词: 用于 根据 数据 电压 电平 缓冲 反比 延迟 缓冲器
【主权项】:
一种反比电压延迟缓冲器,其包括:反相电路,其经配置以生成具有数据输入信号的相反逻辑状态的控制信号,其中所述控制信号的跃迁速率与所述数据输入信号的电压电平成比例;通路电路,其包括:第一通路装置,其经配置以:响应于所述数据输入信号及所述控制信号具有第一逻辑状态而生成具有所述数据输入信号的弱逻辑状态的数据输出信号;及响应于所述控制信号具有所述第一逻辑状态且所述数据输入信号具有第二逻辑状态而生成具有所述数据输入信号的强逻辑状态的所述数据输出信号,其中所述第二逻辑状态与所述第一逻辑状态相反;及第二通路装置,其经配置以:响应于所述数据输入信号及所述控制信号具有所述第二逻辑状态而生成具有所述数据输入信号的弱逻辑状态的所述数据输出信号;及响应于所述控制信号具有所述第二逻辑状态且所述数据输入信号具有所述第一逻辑状态而生成具有所述数据输入信号的强逻辑状态的所述数据输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201680054591.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top