[发明专利]微控制器系统和用于在微控制器系统中控制内存访问的方法在审
申请号: | 201680071201.8 | 申请日: | 2016-12-12 |
公开(公告)号: | CN108369629A | 公开(公告)日: | 2018-08-03 |
发明(设计)人: | F·C·尼斯托尔 | 申请(专利权)人: | 大陆-特韦斯贸易合伙股份公司及两合公司 |
主分类号: | G06F21/79 | 分类号: | G06F21/79;G06F12/06;G06F12/14;G06F13/16;G06F21/62;G06F21/85 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 吴鹏;马江立 |
地址: | 德国法*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种微控制器系统(1),包括:主核心(CPU1);副核心(CPU2、CPU3);用于传输数据的通信总线(AXBS);和用于存储数据的数据内存(RAM、FLASH、SMPUreg),其中,数据内存(RAM、FLASH、SMPUreg)具有内存区域,对于该内存区域来说副核心(CPU2、CPU3)至少不具有写入权限,微控制器系统(1)包括内存访问模块(CSSB)和配置内存区域(CSSBreg),其中,在配置内存区域(CSSBreg)中设有配置,用于授权将通过副核心(CPU2、CPU3)提供的数据写入数据内存(RAM、FLASH、SMPUreg)的内存区域中,其中,通过内存访问模块(CSSB)实现将数据写入数据内存(RAM、FLASH、SMPUreg)的内存区域中。本发明还涉及一种相应的方法。 | ||
搜索关键词: | 内存区域 微控制器系统 内存访问模块 数据写入数据 数据内存 内存 配置 传输数据 存储数据 内存访问 通信总线 主核心 写入 权限 授权 | ||
【主权项】:
1.微控制器系统(1),包括:主核心(CPU1);副核心(CPU2、CPU3);用于传输数据的通信总线(AXBS);和用于存储数据的数据内存(RAM、FLASH、SMPUreg),其中,数据内存(RAM、FLASH、SMPUreg)具有内存区域,对于该内存区域来说副核心(CPU2、CPU3)至少不具有写入权限,其特征在于,微控制器系统(1)包括内存访问模块(CSSB)和配置内存区域(CSSBreg),其中,在配置内存区域(CSSBreg)中设有用于授权将由副核心(CPU2、CPU3)提供的数据写入数据内存(RAM、FLASH、SMPUreg)的内存区域中的配置,其中,通过内存访问模块(CSSB)实现将数据写入数据内存(RAM、FLASH、SMPUreg)的内存区域中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大陆-特韦斯贸易合伙股份公司及两合公司,未经大陆-特韦斯贸易合伙股份公司及两合公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680071201.8/,转载请声明来源钻瓜专利网。