[发明专利]用于GaN E模式晶体管性能的栅极堆叠体设计有效
申请号: | 201680086292.2 | 申请日: | 2016-07-01 |
公开(公告)号: | CN109314135B | 公开(公告)日: | 2023-03-10 |
发明(设计)人: | S·达斯古普塔;H·W·田;M·拉多萨夫列维奇;S·K·加德纳;S·H·宋 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H01L29/778 | 分类号: | H01L29/778;H01L29/66 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 林金朝;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了一种用于抑制III‑V晶体管器件中的电荷泄漏的栅极堆叠体结构。该技术尤其适用于增强模式MOSHEMT中,但也可以用于易于发生电荷外溢并且在栅极堆叠体中形成非期望沟道的其它晶体管设计中。在示例性实施例中,该技术被实现于在氮化镓(GaN)沟道层之上具有III‑N栅极堆叠体的晶体管中。栅极堆叠体被配置有较厚的阻挡结构和宽带隙III‑N材料,以防止或通过其它方式减小在高栅极电压下由于隧穿或热离子过程而导致的沟道电荷外溢。阻挡结构被配置成管理晶格失配状况,以便提供鲁棒的高性能晶体管设计。在一些情况下,结合存取区极化层使用栅极堆叠体以在沟道层中感生二维电子气(2DEG)。 | ||
搜索关键词: | 用于 gan 模式 晶体管 性能 栅极 堆叠 设计 | ||
【主权项】:
1.一种集成电路晶体管结构,包括:包括III‑V族半导体的沟道层;栅极堆叠体,其在所述沟道层之上并且包括处于第一氮化铝(AlN)层和第二氮化铝(AlN)层之间的氮化铝镓(AlGaN)层;源极区和漏极区,所述源极区和所述漏极区均包括III‑V族半导体并且通过相应的存取区而与所述栅极堆叠体分隔;以及所述存取区中的极化材料,所述极化材料包括III‑V族半导体。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680086292.2/,转载请声明来源钻瓜专利网。
- 上一篇:半导体装置及制造方法
- 下一篇:高压GaN高电子迁移率晶体管
- 同类专利
- 专利分类