[发明专利]移位寄存器单元、驱动方法、栅极驱动电路和显示装置有效
申请号: | 201710001652.0 | 申请日: | 2017-01-03 |
公开(公告)号: | CN106601172B | 公开(公告)日: | 2023-09-26 |
发明(设计)人: | 杜瑞芳;王飞;王萨萨;马小叶 | 申请(专利权)人: | 合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;刘伟 |
地址: | 230011 *** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括上拉节点输入子单元,分别与一上拉节点、所述奇数行输入端、所述偶数行输入端和第一电平输出端连接;复位子单元;上拉节点下拉子单元;下拉控制节点下拉子单元;下拉节点控制子单元以及栅极驱动输出子单元。本发明所述的移位寄存器单元、驱动方法、栅极驱动电路和显示装置,采用奇偶两行共用一个上拉节点,相比于现有的移位寄存器单元需要采用奇数行上拉节点和偶数行上拉节点而言减少了晶体管的数目,节省布局空间,便于实现窄边框。 | ||
搜索关键词: | 移位寄存器 单元 驱动 方法 栅极 电路 显示装置 | ||
【主权项】:
一种移位寄存器单元,用于驱动相邻两行像素,其特征在于,包括奇数行输入端、偶数行输入端、奇数行栅极驱动信号输出端、偶数行栅极驱动信号输出端、复位端、第一时钟信号输入端和第二时钟信号输入端,所述移位寄存器单元还包括:上拉节点输入子单元,分别与一上拉节点、所述奇数行输入端、所述偶数行输入端和第一电平输出端连接;复位子单元,与所述上拉节点、所述复位端和第二电平输出端连接,用于在复位阶段在由所述复位端接入的复位信号的控制下控制所述上拉节点与第二电平输出端连接;上拉节点下拉子单元,与所述上拉节点、奇数行下拉节点、偶数行下拉节点和第二电平输出端连接,用于当所述奇数行下拉节点的电位和/或偶数行下拉节点的电位为第一电平时控制所述上拉节点与所述第二电平输出端连接;下拉控制节点下拉子单元,分别与所述上拉节点、奇数行下拉控制节点、偶数行下拉控制节点和第二电平输出端连接,用于在所述上拉节点的电位为第一电平时控制所述奇数行下拉控制节点和所述偶数行下拉控制节点都与所述第二电平输出端连接;下拉节点控制子单元,分别与奇数行电压输出端、偶数行电压输出端、所述上拉节点、所述奇数行下拉控制节点、所述偶数行下拉控制节点、所述奇数行输入端、所述偶数行输入端、所述奇数行下拉节点和所述偶数行下拉节点连接;以及,栅极驱动输出子单元,分别与所述奇数行下拉节点、所述偶数行下拉节点、所述上拉节点、所述奇数行栅极驱动信号输出端、所述偶数行栅极驱动信号输出端、所述第一时钟信号输入端和所述第二时钟信号输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司,未经合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710001652.0/,转载请声明来源钻瓜专利网。
- 上一篇:旗杆紧固装置及旗杆装置
- 下一篇:时序控制器、像素驱动方法及触控显示装置