[发明专利]阵列基板及其制造方法、显示装置有效
申请号: | 201710121291.3 | 申请日: | 2017-03-02 |
公开(公告)号: | CN106842747B | 公开(公告)日: | 2020-04-24 |
发明(设计)人: | 安赫宇;封宾;史秋飞;于嘉鑫 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362 |
代理公司: | 北京三高永信知识产权代理有限责任公司 11138 | 代理人: | 滕一斌 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种阵列基板及其制造方法、显示装置,属于显示领域。包括:衬底基板;衬底基板上设置有栅极图形、绝缘层和源漏极图形,绝缘层位于栅极图形和源漏极图形之间,栅极图形包括多个平行的数据线,源漏极图形包括至少两个平行的短路线;任一数据线与任一短路线交叉设置,每个数据线与一个短路线对应连接,且多个平行的数据线与至少两个平行的短路线中不同的短路线电连接;其中,多个平行的数据线中包括抗静电数据线,抗静电数据线的交叉区域上具有断口,该断口的两端分别与抗静电数据线对应的短路线电连接,交叉区域为对应的短路线在数据线上的正投影重叠区域。本发明提高了显示面板的测试成功的概率。本发明用于显示面板的测试。 | ||
搜索关键词: | 阵列 及其 制造 方法 显示装置 | ||
【主权项】:
一种阵列基板,其特征在于,包括:衬底基板;所述衬底基板上设置有栅极图形、绝缘层和源漏极图形,所述绝缘层位于所述栅极图形和所述源漏极图形之间,所述栅极图形包括多个平行的数据线,所述源漏极图形包括至少两个平行的短路线;任一所述数据线与任一所述短路线交叉设置,每个所述数据线与一个所述短路线对应连接,且所述多个平行的数据线与所述至少两个平行的短路线中不同的短路线电连接;其中,所述多个平行的数据线中包括抗静电数据线,所述抗静电数据线的交叉区域上具有断口,所述抗静电数据线上的所述断口的两端分别与所述抗静电数据线对应的短路线电连接,所述交叉区域为所述对应的短路线在所述数据线上的正投影重叠区域。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710121291.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种自动输料的异形孔冲床
- 下一篇:一种组合冲模