[发明专利]基于FPGA上微处理器的可重构无线MAC层结构有效

专利信息
申请号: 201710211322.4 申请日: 2017-03-31
公开(公告)号: CN108664444B 公开(公告)日: 2021-08-24
发明(设计)人: 王韬;丁博岩;吴浩洋;吕松武 申请(专利权)人: 北京大学
主分类号: G06F15/78 分类号: G06F15/78;G06F13/28;G06F13/24;G06F13/40
代理公司: 北京万象新悦知识产权代理有限公司 11360 代理人: 黄凤茹
地址: 100871*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公布了一种基于微处理器的可重构无线介质访问控制层结构,包括:微处理器系统A、主机通信接口引擎B、流式处理引擎C、物理层接口引擎D;主机通信接口引擎B通过与总线相连,与主机进行通信;微处理器系统A连接主机通信接口引擎B和流式处理引擎C,对整个系统进行核心控制;物理层接口引擎D上接流式处理引擎C,下接物理层;从主机通信接口引擎B到物理层接口引擎D,构成一套从主机的高级协议层到物理层之间的、实现了介质访问控制逻辑的双向数据通路。本发明提供的可重构无线介质访问控制层能够解决SDR系统MAC层性能和可编程性不可兼得的问题,具有易用性、高可编程性及高性能的特点。
搜索关键词: 基于 fpga 微处理器 可重构 无线 mac 结构
【主权项】:
1.一种基于FPGA上微处理器的可重构无线介质访问控制层,包括:微处理器系统A、主机通信接口引擎B、流式处理引擎C、物理层接口引擎D;所述微处理器系统A包括微处理器A1、总线A2、存储器A3和在微处理器上运行的代码A4;所述主机通信接口引擎B包括下行数据模块B1、上行数据模块B2、可编程输入输出PIO模块B3和中断生成模块B4;所述流式处理引擎C包括发送端子系统C1和接收端子系统C2;所述物理层接口引擎D包括多个加速器模块;所述主机通信接口引擎B通过与总线相连,与主机进行通信;所述微处理器系统A连接主机通信接口引擎B和流式处理引擎C,对整个系统进行核心控制;所述物理层接口引擎D上接流式处理引擎C,下接物理层;从主机通信接口引擎B到物理层接口引擎D,构成一套从主机的高级协议层到物理层之间的、实现了介质访问控制逻辑的双向数据通路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710211322.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top