[发明专利]拼接屏同步显示方法在审
申请号: | 201710264824.3 | 申请日: | 2017-04-21 |
公开(公告)号: | CN107068089A | 公开(公告)日: | 2017-08-18 |
发明(设计)人: | 周涛;方磊 | 申请(专利权)人: | 安徽森度科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G3/34;G09G5/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230000 安徽省合肥市庐*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 拼接屏同步显示方法。配置模数转换芯片输出格式为interlace VGA;配置主MCU接收端输入格式为 VGA;在VSYNC与主MCU VSYNC之间串入起合并奇场作用的芯片;主MCU接收到整帧视频数据后对其进行交换;主MCU将接收到的数据同步分配给各显示单元的显卡;采用三色LED灯对液晶屏之间的缝隙进行填充;对选定的显卡的每个输出端口写入相同的EDID数据;对显卡的每个输出端口按照显示单元和缝隙填充的三色LED灯进行编号;编码器为每帧数据打上时间戳。本发明方法对选定的显卡的每个输出端口写入相同的EDID数据,对显卡的每个输出端口按照拼接屏的显示单元进行编号,解决显卡之间出现显示不同步的技术问题,将每个解码器中的显示模块的内部时钟同步。 | ||
搜索关键词: | 拼接 同步 显示 方法 | ||
【主权项】:
拼接屏同步显示方法,其特征在于,包括:配置模数转换芯片输出格式为interlace VGA,按奇偶场输出;配置主MCU接收端输入格式为 VGA;在模数转换芯片VSYNC与主MCU VSYNC之间串入起合并奇场VSYNC、偶场VSYNC作用的芯片,所述芯片为单稳态触发器或D触发器加一个与门;主MCU接收到整帧视频数据后对其进行交换;主MCU将接收到的数据同步分配给各显示单元的显卡;采用三色LED灯对液晶屏之间的缝隙进行填充;对选定的显卡的每个输出端口写入相同的EDID数据;对显卡的每个输出端口按照拼接屏的显示单元和缝隙填充的三色LED灯进行编号;编码器为每帧数据打上时间戳;将编号后的显卡输出的显示信号和三色LED灯通过纯硬件工作站进行单一逻辑屏的显示;多个解码器之间通过同步线依次连接,将其中一个解码器作为主设备,其余的解码器作为从设备,主设备向从设备发送时钟信号和同步数据,从设备通过时钟信号同步自己的内部时钟;多个解码器之间通过以太网消息交互同步当前处理帧的时间戳;解码器向编码器发送数据接收报告,所述编码器根据接收的报告调整发送速率;编码器将每帧数据拆分成固定长度的分片,每帧分片由按递增序号进行标识;解码器接收模块,收到分片报文以后,检查序号是否连续,统计丢包、乱序的报文数,以及帧超时个数;解码器定时向编码器发送接收报告,报告中携带该路信号在该解码器接收过程中的接收包总数、丢包数、乱序报文数,以及帧超时个数;以及发送速率调整步骤:编码器根据接收到的解码器的报告调整向该解码器发送数据的速率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽森度科技有限公司,未经安徽森度科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710264824.3/,转载请声明来源钻瓜专利网。