[发明专利]一种CMOS SOI射频开关电路有效

专利信息
申请号: 201710271983.6 申请日: 2017-04-24
公开(公告)号: CN108736866B 公开(公告)日: 2021-12-28
发明(设计)人: 朱雄辉;刘斌;周勇 申请(专利权)人: 深圳市中兴微电子技术有限公司
主分类号: H03K17/041 分类号: H03K17/041;H03K17/687
代理公司: 北京天昊联合知识产权代理有限公司 11112 代理人: 姜春咸;冯建基
地址: 518055 广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本文公布了一种CMOS SOI射频开关电路,包括:主NFET Stack、辅助NFET Stack、PFET Stack、第一电容以及第二电容;所述主NFET Stack和所述辅助NFET Stack的栅极分别逐级与所述PFET Stack的漏源极连接;所述主NFET Stack一端连接辅助NFET Stack和第一电容,另一端接地;所述辅助NFET Stack一端连接主NFET Stack和第二电容,另一端接地;所述PFET Stack连接控制第二偏置电压;所述CMOS SOI射频开关电路的通断状态通过第一偏置电压和第二偏置电压控制。本申请能够在不降低NFET栅极电容的前提下提高开关切换速度。
搜索关键词: 一种 cmos soi 射频 开关电路
【主权项】:
1.一种CMOS SOI射频开关电路,其特征在于,包括:主N型场效应管堆叠NFET Stack、辅助N型场效应管堆叠NFET Stack、P型场效应管堆叠PFET Stack、第一电容以及第二电容;所述主NFET Stack和所述辅助NFET Stack的栅极分别逐级与所述PFET Stack的漏源极连接;所述主NFET Stack一端连接辅助NFET Stack和第一电容,另一端接地;所述辅助NFET Stack一端连接主NFET Stack和第二电容,另一端接地;所述PFET Stack连接控制第二偏置电压,所述PFET Stack中各PFET管的漏源极与主NFET Stack和辅助NFET Stack的各NFET栅极逐级相连,为主NFET Stack和辅助NFET Stack提供栅极偏置电压;所述辅助NFET Stack的各NFET漏源极与PFET Stack的各PFET栅极逐级相连,为所述PFET Stack提供栅极偏置电压;所述CMOS SOI射频开关电路的通断状态通过第一偏置电压和第二偏置电压控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710271983.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top