[发明专利]基于ARM和FPGA的智能网络摄像头的分析系统及分析方法在审

专利信息
申请号: 201710335200.6 申请日: 2017-05-12
公开(公告)号: CN107295302A 公开(公告)日: 2017-10-24
发明(设计)人: 吴晨健;孙志豪 申请(专利权)人: 苏州大学
主分类号: H04N7/18 分类号: H04N7/18;H04N19/436;H04N19/423;H04N19/44
代理公司: 苏州市中南伟业知识产权代理事务所(普通合伙)32257 代理人: 姚惠菱
地址: 215000 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于ARM和FPGA的智能网络摄像头的分析系统及方法,其中,系统包括流媒体捕获模块、流媒体解码模块以及图像识别处理模块,流媒体捕获模块采用RTSP流媒体客户端,流媒体解码模块采用基于解码ARM的硬件解码器,RTSP流媒体客户端运行于解码ARM的系统中并分别与网络摄像头和硬件解码器连接,图像识别处理模块配置有基于FPGA的硬件加速器,解码ARM与FPGA之间通过PCle高速总线相连接。可以将图像与图像识别端到端的延迟压缩在300ms以内,以60帧的视频流为例,即延迟仅仅20帧不到。且架构简单,更易于接入已有的IPC网络中。
搜索关键词: 基于 arm fpga 智能 网络 摄像头 分析 系统 方法
【主权项】:
一种基于ARM和FPGA的智能网络摄像头的分析系统,包括流媒体捕获模块、流媒体解码模块以及图像识别处理模块,其特征在于,所述流媒体捕获模块采用RTSP流媒体客户端,所述流媒体解码模块采用基于解码ARM的硬件解码器,所述RTSP流媒体客户端运行于所述解码ARM的系统中并分别与网络摄像头和所述硬件解码器连接,所述图像识别处理模块配置有基于FPGA的硬件加速器,所述解码ARM与所述FPGA之间通过PCle高速总线相连接,所述流媒体解码模块与所述图像识别处理模块的数据格式相同,所述RTSP流媒体客户端对多路IPC流媒体进行高速并行捕获,所述硬件解码器对多路IPC流媒体进行同时解码,并且实时抓取解码后图像进行输出,所述硬件加速器对图像进行实时目标识别。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州大学,未经苏州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710335200.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top