[发明专利]相关运算电路和半导体器件在审
申请号: | 201710351996.4 | 申请日: | 2017-05-18 |
公开(公告)号: | CN107423025A | 公开(公告)日: | 2017-12-01 |
发明(设计)人: | 植木浩 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F7/544 | 分类号: | G06F7/544;G06F7/575 |
代理公司: | 中原信达知识产权代理有限责任公司11219 | 代理人: | 李兰,孙志湧 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种相关运算电路和半导体器件。该相关运算电路包括存储多个检测图案数据的第一SRAM、乘积和运算器、存储中间数据的第二SRAM、和比较器。当顺序地输入时间序列数据时,在输入一个时间序列数据的时段期间,获得涉及所述一个时间序列数据的所有相关函数的中间数据。当输入一个时间序列数据时,乘积和运算器将从所述第一SRAM顺序读取的检测图案数据与所述一个输入时间序列数据相乘。与该乘法同步地,从所述第二SRAM读取对应的中间数据,并且将所顺序计算的乘积累加到所读取的中间数据中,以作为中间数据被写入所述第二SRAM。作为结果,所计算的相关函数数据被供应给所述比较器以与预定的指定值进行比较。 | ||
搜索关键词: | 相关 运算 电路 半导体器件 | ||
【主权项】:
一种相关运算电路,所述相关运算电路计算在顺序地输入的时间序列数据和由多个检测图案数据表示的检测图案之间的相关函数,所述相关运算电路包括:第一存储器,所述第一存储器存储所述多个检测图案数据;乘法器;加法器;第二存储器,由所述乘法器和所述加法器进行的乘积和运算的中间数据能够存储在所述第二存储器中;以及比较器,其中,所述乘法器将一个输入时间序列数据顺序地乘以从所述第一存储器顺序地读取的所述多个检测图案数据,并且将计算的乘积顺序地供应给所述加法器的一个输入,其中,与所述乘法同步地,从所述第二存储器读取对应的中间数据,以顺序地供应给所述加法器的另一输入,并且所述加法器将所述乘积加到所述对应的中间数据以作为所述中间数据写回到所述第二存储器,其中,通过累加在所有所述多个检测图案数据和与所述检测图案数据一样多的所述多个时间序列数据之间的所述乘积而获得的数据,被用作结果数据,并且其中,所述比较器将所述结果数据与预定的指定值进行比较。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710351996.4/,转载请声明来源钻瓜专利网。
- 上一篇:多窗口渲染方法及装置
- 下一篇:一种正余弦函数计算的实现方法及装置