[发明专利]全数字锁相回路中的相位-数字转换器有效

专利信息
申请号: 201710650570.9 申请日: 2009-04-14
公开(公告)号: CN107863960B 公开(公告)日: 2021-10-01
发明(设计)人: 张刚;阿比舍克·贾如;韩怡平 申请(专利权)人: 高通股份有限公司
主分类号: H03L7/085 分类号: H03L7/085;H03L7/089;H03L7/197
代理公司: 上海专利商标事务所有限公司 31100 代理人: 陈炜
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及全数字锁相回路中的相位‑数字转换器。所述相位‑数字转换器包括驱动时间‑数字转换器的相位‑频率转换器。所述时间‑数字转换器确定由所述相位‑频率转换器所输出的相位差的量值和正负号。所述时间‑数字转换器利用分接式延迟线和循环反馈计数器以致使能够测量回路追踪过程所典型的小计时差和回路获取过程所典型的大计时差。所述分接式延迟线准许对参考周期的分数的测量且通过减少对参考时钟的速度的要求而致使所述相位‑数字转换器能够以较低功率操作。
搜索关键词: 数字 回路 中的 相位 转换器
【主权项】:
一种相位‑数字转换器,其包含:路径选择多路复用器,其经配置以在第一输入处接收参考时钟信号并在第二输入处接收振荡器信号,且进一步经配置以基于控制输入信号输出所述参考时钟信号或振荡器信号中的一者;第一脉冲产生器,其具有耦合到所述路径选择多路复用器的输出的触发输入;回路多路复用器,其经配置以在第一输入处接收脉冲产生器输出并在第二输入处接收经延迟脉冲信号,且经配置以基于回路控制信号输出所述脉冲产生器输出或所述经延迟脉冲信号中的一者;延迟线,其耦合到所述回路多路复用器的输出且经配置以输出所述经延迟脉冲信号,且进一步经配置以基于转换终止信号的接收指示分数脉冲转变;以及计数器,其经配置以对由所述延迟线所输出的脉冲的数目进行计数且经配置以基于所述转换终止信号的接收而输出所述数目。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710650570.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top