[发明专利]一种低温度系数基准电压源电路有效

专利信息
申请号: 201710658669.3 申请日: 2017-08-04
公开(公告)号: CN107272811B 公开(公告)日: 2018-11-30
发明(设计)人: 王志敏;于昕梅;段志奎 申请(专利权)人: 佛山科学技术学院
主分类号: G05F1/567 分类号: G05F1/567
代理公司: 广州嘉权专利商标事务所有限公司 44205 代理人: 王国标
地址: 528000 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种低温度系数基准电压源电路,包括:电流产生电路、电压产生电路、电源抑制比电路,所述电流产生电路给所述电压产生电路提供电流,所述电源抑制比电路给所述电流产生电路和电压产生电路提供工作电压,所述电压产生电路输出基准电压。本发明创造得到的基准电压源低于1V,且具有更低的温度系数,能够抑制电源噪声,可以提供更加稳定的基准电压,符合当今电子设备低电源电压和低功耗的发展趋势。
搜索关键词: 一种 温度 系数 基准 电压 电路
【主权项】:
1.一种低温度系数基准电压源电路,其特征在于,包括:电流产生电路、电压产生电路、电源抑制比电路,所述电流产生电路给所述电压产生电路提供电流,所述电源抑制比电路给所述电流产生电路和电压产生电路提供工作电压,所述电压产生电路输出基准电压;所述电流产生电路由第一、第二三极管、第一、第二、第三电阻、第一、第二PMOS管组成,所述第一三极管的集电极和基极、第二三极管的集电极和基极、第二电阻的下端、第三电阻的下端分别接地,所述第一电阻的下端与所述第一三极管的发射极连接,所述第一电阻的上端分别与所述第三电阻的上端、所述第一PMOS管的漏极连接,所述第一PMOS管的源极与所述第二PMOS管的源极连接,所述第一PMOS管的栅极与所述第二PMOS的栅极连接,所述第二PMOS管的漏极分别与所述第二电阻的上端、所述第二三极管的发射极连接;所述电压产生电路由第三、第四PMOS管、第一、第二、第三NMOS管组成,所述第三PMOS管的源极分别与所述第四PMOS管的源极、所述第一PMOS管的源极、所述第二PMOS管的源极连接,所述第三PMOS管的栅极分别与所述第四PMOS管的栅极、所述第一PMOS管的栅极、所述第二PMOS管的栅极连接,所述第四PMOS管的漏极分别与所述第二NMOS管的漏极、第二NMOS管的栅极、第一NMOS管的栅极连接,所述第二NMOS管的栅极与所述第一NMOS管的栅极连接,所述第二NMOS管的源极分别与所述第一NMOS管的漏极、所述第三NMOS管的源极连接,所述第一NMOS管的源极对地连接,所述第三NMOS管的栅极分别与其的漏极、所述第三PMOS管的漏极连接,所述第三NMOS管的漏极输出基准电压;所述电源抑制比电路由第五、第六、第七、第八PMOS管、偏置电流源组成,所述第五PMOS管的源极与所述第六PMOS管的源极连接,所述第五PMOS管的漏极分别与所述第一、第二、第三、第四、第八PMOS管的源极连接,所述第六PMOS管的漏极与所述第七PMOS管的源极连接,所述第六PMOS管的栅极分别与所述第五PMOS管的栅极、所述第七PMOS管的漏极连接,所述偏置电流源的一端与所述第七PMOS管的漏极连接,所述偏置电流源的另一端、所述第八PMOS管的漏极分别对地连接,第七PMOS管的栅极分别与第一、第二、第三、第四PMOS管的栅极连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佛山科学技术学院,未经佛山科学技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710658669.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top