[发明专利]一种在并行信号线上实现信号传输等时长的方法有效
申请号: | 201710674869.8 | 申请日: | 2017-08-09 |
公开(公告)号: | CN107466155B | 公开(公告)日: | 2020-10-09 |
发明(设计)人: | 黄敏君;王政;肖运涓;何曾;李远远;张坤 | 申请(专利权)人: | 晶晨半导体(上海)股份有限公司 |
主分类号: | H05K1/02 | 分类号: | H05K1/02 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,其中,包括以下步骤:将一已知长度的并行信号线定义为标准并行信号线,并对标准并行信号线进行测试以获取一电信号于标准并行信号线中的传输速度;测试第一并行信号线中的电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;将延迟时间以及第一时间定义为一基准时间;根据第一基准时间以及电信号的传输速度获取第二并行信号线的长度。其技术方案的有益效果在于,克服了现有技术中将经过过孔和不经过过孔的并行信号线设置为等长度,存在的信号传输延迟的缺陷。 | ||
搜索关键词: | 一种 并行 信号 线上 实现 传输 方法 | ||
【主权项】:
一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,所述存储器通过并行信号线与所述印制电路板连接,将经过所述印制电路板过孔的所述并行信号线定义为第一并行信号线,将不经过所述印制电路板过孔的所述并行信号线定义为第二并行信号线;其特征在于,包括以下步骤:步骤S1、将一已知长度的所述并行信号线定义为标准并行信号线,并对所述标准并行信号线进行测试以获取一电信号于所述标准并行信号线中的传输速度;步骤S2、测试所述第一并行信号线中的所述电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;步骤S3、将所述延迟时间以及所述第一时间定义为一基准时间;步骤S4、根据所述第一基准时间以及所述电信号的所述传输速度获取所述第二并行信号线的长度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710674869.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种水利启闭器
- 下一篇:一种梯形水沟一次开挖成型的改装挖斗装置