[发明专利]一种FPGA动态批量烧写系统及方法在审
申请号: | 201710712113.8 | 申请日: | 2017-08-18 |
公开(公告)号: | CN107621943A | 公开(公告)日: | 2018-01-23 |
发明(设计)人: | 陈亢;马少飞;王伟峰;严鹏;李名祺;赵锟 | 申请(专利权)人: | 上海无线电设备研究所 |
主分类号: | G06F8/654 | 分类号: | G06F8/654;G06F11/14;G06F11/10;G06F13/42 |
代理公司: | 上海信好专利代理事务所(普通合伙)31249 | 代理人: | 潘朱慧 |
地址: | 200090 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种FPGA动态批量烧写系统,其包含上位机,用于进行指令和烧写数据的广播;若干烧写模块,分别通过485总线连接上位机;其中,每个烧写模块分别包含485芯片,通过所述的485总线连接上位机;FPGA,连接所述的485芯片,该FPGA具有内部加载逻辑;Flash芯片,连接所述的FPGA,该Flash芯片中烧写初始MCS架构;该初始MCS架构包含协议区和代码区,协议区中包含用于决定加载时启用备份区还是更新区的关键字,代码区包含烧写有保留代码的备份区、用于烧写新代码的更新区以及用于烧写新代码的CRC的CRC校验区。其优点是实现动态烧写和批量更新下载,大大提高了系统调试和软件更新的效率。 | ||
搜索关键词: | 一种 fpga 动态 批量 系统 方法 | ||
【主权项】:
一种FPGA动态批量烧写系统,其特征在于,包含:上位机,用于进行指令和烧写数据的广播;若干烧写模块,分别通过485总线连接上位机;其中,每个烧写模块分别包含:485芯片,通过所述的485总线连接上位机;FPGA,连接所述的485芯片,该FPGA具有内部加载逻辑;Flash芯片,连接所述的FPGA,该Flash芯片中烧写初始MCS架构;该初始MCS架构包含协议区和代码区,协议区中包含用于决定加载时启用备份区还是更新区的关键字,代码区包含烧写有保留代码的备份区、用于烧写新代码的更新区以及用于烧写新代码的CRC的CRC校验区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海无线电设备研究所,未经上海无线电设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710712113.8/,转载请声明来源钻瓜专利网。
- 上一篇:软件升级方法、系统及移动智能设备
- 下一篇:花键毂钻模