[发明专利]仿真过程中配置RAM的方法、装置及计算机存储介质有效
申请号: | 201710780112.7 | 申请日: | 2017-09-01 |
公开(公告)号: | CN107729601B | 公开(公告)日: | 2022-01-11 |
发明(设计)人: | 史瑞瑞 | 申请(专利权)人: | 北京物芯科技有限责任公司 |
主分类号: | G06F30/33 | 分类号: | G06F30/33 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 100013 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了仿真过程中配置RAM的方法、装置及计算机存储介质,包括:获取总线接口模块中与配置数据对应的BUS配置地址;其中,所述配置数据由N个配置数据域组成,每个配置数据域对应一种功能,N为正整数;确定所述配置数据的N个配置数据域在待配置RAM中占用的存储实体的位置;所述待配置RAM为SoC中至少一个IP核内的RAM,所述存储实体为所述待配置RAM的最小存储单位;生成所述BUS配置地址与所述存储实体的映射关系;并在对所述SoC进行仿真时,基于所述映射关系将所述配置数据配置到所述存储实体的位置。用以解决现有技术中的仿真效率较低的技术问题。 | ||
搜索关键词: | 仿真 过程 配置 ram 方法 装置 计算机 存储 介质 | ||
【主权项】:
仿真过程中配置RAM的方法,其特征在于,包括:获取总线接口模块中与配置数据对应的BUS配置地址;其中,所述配置数据由N个配置数据域组成,每个配置数据域对应一种功能,N为正整数;确定所述配置数据的N个配置数据域在待配置RAM中占用的存储实体的位置;所述待配置RAM为SoC中至少一个IP核内的RAM,所述存储实体为所述待配置RAM的最小存储单位;生成所述BUS配置地址与所述存储实体的映射关系;并在对所述SoC进行仿真时,基于所述映射关系将所述配置数据配置到所述存储实体的位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京物芯科技有限责任公司,未经北京物芯科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710780112.7/,转载请声明来源钻瓜专利网。
- 上一篇:基于开放式社区的智能交通灯控制系统及控制方法
- 下一篇:一种生物特征解锁方法