[发明专利]一种鉴频器以及一种同时锁定频率和相位的环路系统在审
申请号: | 201710954402.9 | 申请日: | 2017-10-13 |
公开(公告)号: | CN107896107A | 公开(公告)日: | 2018-04-10 |
发明(设计)人: | 史经洲;程志渊;周彤 | 申请(专利权)人: | 浙江大学 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/099;H03L7/18 |
代理公司: | 杭州求是专利事务所有限公司33200 | 代理人: | 黄欢娣,邱启旺 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种鉴频器,能够实现快速的频率鉴定。并在此基础上,设计了一种同时锁定频率和相位的环路系统,内置数控振荡器,能够稳定的输出高质量的时钟信号。进一步的,将数控振荡器更换成时间平均频率周期合成器(TAF‐DPS),可以达到更好的锁频和锁相效果,理论上只要TAF‐DPS的加法器位数足够多,基本可以实现在一定频率范围,任意频率值的频率锁定,和相位锁定,因为是全数字结构,所以工作过程也会很快。 | ||
搜索关键词: | 一种 鉴频器 以及 同时 锁定 频率 相位 环路 系统 | ||
【主权项】:
一种鉴频器,该鉴频器对两种时钟信号进行频率大小鉴定,其特征在于,包括以下步骤:(1)对待鉴频的两个信号F1和F2进行二分频处理,使其占空比为50%,分别输出信号Fa和Fb;(2)在Fa的时钟上升沿tn对Fb进行采样,得到电平值(电位高度)S1,随后在Fa的时钟下降沿(tn+tn+1)/2再次对Fb进行,采样得到电平值S2,在Fa的下一个周期的上升沿tn+1对Fb进行采样,得到电平值S3,上升沿tn、下降沿(tn+tn+1)/2、上升沿tn+1的采样构成一个采样集。并统计tn~tn+1期间,Fb的电平翻转次数N。(3)对S1与S2的值进行异或运算得到C[0],同样的对S2和S3进行异或运算得到C[1]。(4)如果N>1,则Fa的周期比Fb的周期大,即Fa的频率小于Fb;如果N≤1,且C[0]和C[1]同时为1,则Fa与Fb的周期相等,即频率相等;如果N≤1,且C[0]和C[1]不同时为1,则Fa的周期小于Fb,即Fa的频率大于Fb。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710954402.9/,转载请声明来源钻瓜专利网。