[发明专利]一种基于SDIO接口的FPGA板级通信装置及通信方法有效
申请号: | 201711006016.3 | 申请日: | 2017-10-25 |
公开(公告)号: | CN107741915B | 公开(公告)日: | 2019-12-24 |
发明(设计)人: | 邓志;许恩;彭骞;陈凯;沈亚非 | 申请(专利权)人: | 武汉精测电子集团股份有限公司 |
主分类号: | G06F13/10 | 分类号: | G06F13/10;G06F13/40 |
代理公司: | 42224 武汉东喻专利代理事务所(普通合伙) | 代理人: | 方可 |
地址: | 430070 湖北省武汉*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于SDIO接口的FPGA板级通信装置及方法,包括通过SDIO总线相连的SDIO Master模块与SDIO slave模块;SDIO Master模块包括控制信号处理单元、第一命令控制单元、第一数据处理单元;SDIO slave模块包括第二命令控制单元、第二数据处理单元和数据缓存单元;控制信号处理单元接收上位机或主机FPGA的控制命令并解析;第一、第二数据处理单元根据解析后的控制命令驱动数据在FIFO存储单元和数据缓存单元间进行传输。采用本发明的通信装置,数据在主机和从机FPGA间的传输速度可达到200Mbps,能满足大部分移动设备的高速数据传输需求。 | ||
搜索关键词: | 一种 基于 sdio 接口 fpga 通信 装置 方法 | ||
【主权项】:
1.一种基于SDIO接口的FPGA板级通信装置,其特征在于,包括主机FPGA的SDIO Master模块与从机FPGA的SDIO slave模块;SDIO Master模块与SDIO slave模块之间通过SDIO总线相连;/n其中,所述SDIO Master模块包括控制信号处理单元、第一命令控制单元、第一数据处理单元和FIFO存储单元;所述SDIO slave模块包括第二命令控制单元、第二数据处理单元和数据缓存单元;/n所述控制信号处理单元用于接收、回复上位机或主机FPGA的控制命令,并用于将控制命令解析为初始化命令和/或数据传输命令;/n所述第一命令控制单元用于执行初始化命令并将初始化命令发送至第二命令控制单元;并用于将数据传输命令发送至第二命令控制单元和第一数据处理单元;/n所述第二命令控制单元用于执行初始化命令;并用于将数据传输命令发送至第二数据处理单元;/n所述第一数据处理单元和第二数据处理单元用于根据接收的数据传输命令驱动数据在FIFO存储单元和数据缓存单元间进行传输。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉精测电子集团股份有限公司,未经武汉精测电子集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711006016.3/,转载请声明来源钻瓜专利网。