[发明专利]适用于在轨重构FPGA的通用仿真方法和系统在审

专利信息
申请号: 201711078307.3 申请日: 2017-11-06
公开(公告)号: CN107729681A 公开(公告)日: 2018-02-23
发明(设计)人: 刘国斌;左丽丽;祝周荣;俞帆;刘伟;陈云;宁静 申请(专利权)人: 上海航天测控通信研究所
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 上海汉声知识产权代理有限公司31236 代理人: 刘大江,胡晶
地址: 200080 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种适用于在轨重构FPGA的通用仿真方法和系统,该系统包括仿复位模块、仿时钟模块、仿PROM模块、仿FLASH模块、仿Xilinx FPGA模块。仿复位模块提供复位信号;仿时钟模块提供在轨重构FPGA的工作时钟;仿PROM模块存储固定的Xilinx FPGA加载刷新数据;仿FLASH模块存储可在轨重构的Xilinx FPGA加载刷新数据;仿Xilinx FPGA模块用于接收在轨重构FPGA输出的加载刷新数据。本发明克服了在地面硬件联试中难以模拟的FLASH芯片发生单粒子翻转的难题;通过修改PROM、FLASH芯片中存储的数据文件格式可以灵活测试不同类型的FPGA在轨重构系统。
搜索关键词: 适用于 轨重构 fpga 通用 仿真 方法 系统
【主权项】:
一种适用于在轨重构FPGA的通用仿真方法,其特征在于,包括:将Xilinx现场可编程门阵列FPGA开发工程中的*.bit文件转格式化为*.txt文件;将*.txt文件的每8bit的高低位进行交换,得到符合Xilinx FGPA开发环境中的mcs格式文件;将*.txt文件进行错误检测与纠正EDAC,得到Xilinx FPGA加载刷新数据的EDAC文件,记为:edac_data0.data、edac_data1.data、edac_data2.data;根据FLASH中EDAC数据存储格式对所述EDAC文件进行格式整理;将*.txt文件按照FLASH中数据存储格式,进行格式整理,得到加载刷新数据,记为:flash0_format.dat、flash1_format.dat、flash2_format.dat;将EDAC文件edac_data0.data、edac_data1.data、edac_data2.data与加载刷新数据flash0_format.dat、flash1_format.dat、flash2_format.dat按照FLASH中扇区存储格式进行整理,得到完整的FLASH数据文件,记为flash_data_all.dat;通过修改flash_data_all.dat文件,模拟FLASH芯片发生单粒子翻转的情况。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711078307.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top