[发明专利]一种可编程配置逻辑块中的单粒子加固时钟控制电路及控制方法有效
申请号: | 201711083475.1 | 申请日: | 2017-11-07 |
公开(公告)号: | CN108023587B | 公开(公告)日: | 2022-01-11 |
发明(设计)人: | 陈雷;郭琨;文治平;倪劼;孙华波;王文锋;孙健爽;钱涛涛;刘亚泽 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 胡健男 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种可编程配置逻辑块中的单粒子加固时钟控制电路及控制方法,摒弃传统的时钟控制电路,采用时序和LAT结构实现对行、列、数据信号的锁存和译码,并实现将使能信号与时钟信号同步,产生移位交叠时钟,控制数据的移位;在此基础上采用加固SRAM和加固RS触发器设计实现用户寄存器的抗单粒子加固功能,提高了时钟控制电路的抗单例子翻转的能力。本发明单粒子加固时钟控制电路电路中单粒子加固指标比传统寄存器提高3个数量级,使用户在使用可编程用户寄存器时具有更高的灵活性、更好的时序性能和极高的抗单粒子加固指标。 | ||
搜索关键词: | 一种 可编程 配置 逻辑 中的 粒子 加固 时钟 控制电路 控制 方法 | ||
【主权项】:
1.一种可编程配置逻辑块中的单粒子加固时钟控制电路,其特征在于包括:时钟输入电路、行列控制产生电路、加固RS触发器、加固SRAM;时钟输入电路,在全局控制信号均有效时,外部的普通时钟信号clk能够输入时钟输入电路,当接到用户输入的移位信号shift时,将普通时钟信号clk转换成交叠移位时钟信号,送至加固RS触发器;加固RS触发器,对交叠移位时钟信号或普通时钟信号进行抗辐射加固后得到抗辐射加固的交叠移位时钟信号或抗辐射加固的普通时钟信号送至加固SRAM中,加固SRAM收到抗辐射加固的交叠移位时钟信号或抗辐射加固的普通时钟信号后,由该时钟信号控制加固SRAM进行数据读写或移位;时钟输入电路将经过反相器驱动的普通时钟信号clk送至行列控制产生电路,行列控制产生电路在收到反相器驱动的普通时钟信号clk时,对反相器驱动的普通时钟信号clk进行延时后,与普通时钟信号clk进行叠加,得到行列数据控制信号,行列数据控制信号能够控制行列控制产生电路对输入到行列控制产生电路的数据、行信号和列信号,进行锁存,并对锁存后的信号进行译码,然后将译码后的信号送至加固SRAM中,译码后的信号能够选择加固SRAM中的SRAM阵列进行数据读写或移位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711083475.1/,转载请声明来源钻瓜专利网。