[发明专利]虚拟时反被动测向算法的FPGA实现方法在审
申请号: | 201711101686.3 | 申请日: | 2017-11-10 |
公开(公告)号: | CN107862289A | 公开(公告)日: | 2018-03-30 |
发明(设计)人: | 付永庆;于智欣;谷广宇;郭胜男;田金龙 | 申请(专利权)人: | 哈尔滨工程大学 |
主分类号: | G06K9/00 | 分类号: | G06K9/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 150001 黑龙江省哈尔滨市南岗区*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供的是一种虚拟时反被动测向算法的FPGA实现方法。包括A/D采集模块、DDR3数据传递模块、虚拟时反被动测向并行算法的FPGA实现模块、上位机,A/D采集模块采集一段待测的盲信号存入DDR3数据传递模块中,对所采集的盲信号进行频谱分析后,将与之对应的时延补偿点数据也存在DDR3数据传递模块中,通过寻址方式将DDR3数据传递模块的数据写入虚拟时反被动测向并行算法的FPGA实现模块进行时延补偿使信号波形对齐,将对齐的N通道天线阵元信号累加求和、取绝对值运算,把运算结果存入通过DDR3数据传递模块再上传至上位机进行能量最大值搜索,找到的最大能量值所对应的位置即为信源所在方向。 | ||
搜索关键词: | 虚拟 被动 测向 算法 fpga 实现 方法 | ||
【主权项】:
一种虚拟时反被动测向算法的FPGA实现方法,其特征是:由A/D采集模块、DDR3数据传递模块、虚拟时反被动测向并行算法的FPGA实现模块、上位机组成虚拟时反被动测向系统,A/D采集模块采集一段待测的盲信号存入DDR3数据传递模块中,对所采集的盲信号进行频谱分析后,将与之对应的时延补偿点数据也存在DDR3数据传递模块中,通过寻址方式将DDR3数据传递模块的数据写入虚拟时反被动测向并行算法的FPGA实现模块进行时延补偿使信号波形对齐,将对齐的N通道天线阵元信号累加求和、取绝对值运算获得能量值,把运算结果存入DDR3数据传递模块再上传至上位机进行能量最大值搜索,找到的最大能量值所对应的位置即为信源所在方向。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711101686.3/,转载请声明来源钻瓜专利网。
- 上一篇:人员信息采集与身份识别系统
- 下一篇:车道线检测方法及系统