[发明专利]一种多路相参频率综合器有效

专利信息
申请号: 201711130558.1 申请日: 2017-11-15
公开(公告)号: CN107733431B 公开(公告)日: 2021-03-30
发明(设计)人: 杨远望;谌志强;淦柏川;鲍诚诚 申请(专利权)人: 电子科技大学
主分类号: H03L7/18 分类号: H03L7/18;H03L7/10
代理公司: 成都行之专利代理事务所(普通合伙) 51220 代理人: 温利平
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于环内混频锁相环电路结构的多路相参频率综合器,根据锁相环及直接数字频率合成器相关原理,通过直接数字频率合成器与集成压控振荡器的锁相环直接相连的结构产生环内混频锁相环电路的混频本振输入信号,实现多路环内混频锁相环电路混频本振信号线性扫频同步及系统输出信号频率大步进调节;同时,使用直接数字频率合成器与集成数字鉴相器直接相连的结构产生环内混频锁相环电路的鉴相输入信号,实现多路环内混频锁相环电路鉴相信号灵活配置及系统输出信号小步进调节;这样使系统输出的信号满足单路信号的性能指标以外,还具有多路信号的相位相关性及信号同步性的特点,具有一定的通用性。
搜索关键词: 一种 多路相参 频率 综合
【主权项】:
一种多路相参频率综合器,其特征在于,包括:高稳定度晶振,用于产生一路高精度、高稳定度的基准信号fCLK,并将fCLK输入到集成压控振荡器的锁相环;集成压控振荡器的锁相环1,将接收到的基准信号fCLK作为参考信号,再对参考信号进行倍频,得到倍频后的信号fPLL1,并输出到多路功率分配器1;多路功率分配器1,用于将fPLL1分配成多路信号,再分别送入到多路环内混频锁相环电路和直接数字频率合成器0;直接数字频率合成器0,用于接收来自多路功率分配器1分配的一路信号,并作为工作时钟信号fsys,然后直接数字频率合成器0输出信号fDDS_LO至集成压控振荡器的锁相环2;集成压控振荡器的锁相环2,将接收到的fDDS_LO信号作为参考信号,再对参考信号进行倍频,得到倍频后的信号fPLL2,并输出到多路功率分配器2;多路功率分配器2,用于将fPLL2分配成多路信号,再分别送入到多路环内混频锁相环电路;多路环内混频锁相环电路,均包括直接数字频率合成器、集成数字鉴相器、环路滤波器、压控振荡器和混频器;其中,直接数字频率合成器接收来自多路功率分配器1分配的一路信号,并作为工作时钟信号,然后直接数字频率合成器输出信号fDDSn到集成数字鉴相器;集成数字鉴相器包含两个信号输入口,其中一个信号输入口接收信号fDDSn,作为鉴相参考信号,另一信号输入口接收来自混频器的输出信号;集成数字鉴相器根据接收的两路信号的相位差值正比例输出控制控制电压信号;环路滤波器用于接收集成数字鉴相器输出的控制电压信号,并进行滤波,滤除高频干扰分量后输入到压控振荡器;压控振荡器包括一个输入口和两个输出口,其中,两个输出口分别为本振信号输出口fOUT和1/4本振信号输出口1/4fOUT;将滤波后的控制电压信号作为压控振荡器的输入信号,并通过输入口输入,再通过输入电压的不同输出不同频率的射频信号,其中,通过本振信号输出口fOUT输出的射频信号作为频率综合器的输出信号,通过本振信号输出口1/4fOUT输出的射频信号作为混频器的输入信号;混频器的射频信号输入口接收压控振荡器输出的射频信号,而本振信号输入口接收多路功率分配器2分配的一路信号,再对接收到的两路信号进行混频处理,产生出两路信号的差频信号,并反馈给集成数字鉴相器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711130558.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top