[发明专利]一种矢量网络分析仪时钟系统及其优化方法有效
申请号: | 201711162351.2 | 申请日: | 2017-11-21 |
公开(公告)号: | CN107991553B | 公开(公告)日: | 2019-12-31 |
发明(设计)人: | 杨明飞;年夫顺;梁胜利;袁国平;刘丹;庄志远;李明太;赵立军 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | G01R31/00 | 分类号: | G01R31/00;G06F1/08 |
代理公司: | 37252 青岛智地领创专利代理有限公司 | 代理人: | 种艳丽 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种矢量网络分析仪时钟系统及其优化方法,属于测试技术领域,包括基准时钟缓冲单元、第一可编程时钟生成器、第二可编程时钟生成器、FPGA、DSP以及5个ADC;基准时钟缓冲单元的输入端连接有基准时钟产生模块,基准时钟缓冲单元的输出端分别与第一可编程时钟生成器的输入端和第二可编程时钟生成器的输入端相连;第一可编程时钟生成器的输出端分别与DSP和FPGA相连;第二可编程时钟生成器的输出端分别与5个ADC的时钟输入端相连。本发明时钟系统采用网络化的拓扑结构取代了多晶振独立工作方式,增加了时钟系统的稳定性,节省了硬件成本,具备同时输出多路LVDS时钟的能力,抗干扰性强,通用性和可扩展性好。 | ||
搜索关键词: | 一种 矢量 网络分析 时钟 系统 及其 优化 方法 | ||
【主权项】:
1.一种矢量网络分析仪时钟系统,其特征在于:包括基准时钟缓冲单元、第一可编程时钟生成器、第二可编程时钟生成器、FPGA、DSP以及5个ADC;基准时钟缓冲单元的输入端连接有基准时钟产生模块,基准时钟缓冲单元的输出端分别与第一可编程时钟生成器的输入端和第二可编程时钟生成器的输入端相连;第一可编程时钟生成器的输出端分别与DSP和FPGA相连;第二可编程时钟生成器的输出端分别与5个ADC的时钟输入端相连;/n基准时钟缓冲单元,被配置为用于对输入的基准时钟进行缓冲调理,基准时钟频率为100MHz;/n第一可编程时钟生成器,被配置为用于给DSP和FPGA提供时钟;/n第二可编程时钟生成器,被配置为用于给5个ADC分别提供频率为120MHz的采样时钟;/nFPGA,被配置为用于进行信号处理以及对第一可编程时钟生成器、第二可编程时钟生成器以及5个ADC进行配置;/nDSP,被配置为用于进行扫描控制和任务调度,并对FPGA的滤波数据进行浮点运算;/nADC,被配置为用于对模拟中频信号进行数字化。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711162351.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种重复使用运载器寿命评估及预测系统及方法
- 下一篇:一种电子负载装置