[发明专利]晶体管结构、存储单元、存储器阵列及其制备方法有效

专利信息
申请号: 201711205230.1 申请日: 2017-11-27
公开(公告)号: CN107887388B 公开(公告)日: 2023-06-20
发明(设计)人: 请求不公布姓名 申请(专利权)人: 长鑫存储技术有限公司
主分类号: H10B12/00 分类号: H10B12/00
代理公司: 上海光华专利事务所(普通合伙) 31219 代理人: 余明伟
地址: 230601 安徽省合肥市*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种晶体管结构的制备方法,包括于半导体衬底上形成复数个栅极导电层,并于栅极导电层的侧壁及上表面形成隔离结构及栓导电层;对栓导电层进行第一刻蚀,使栓导电层的顶面高度小于等于隔离结构的顶面高度;于隔离结构的外露侧壁和上表面形成栓导电定义层,并对栓导电层进行第二刻蚀,以形成隔离槽;于栓导电层的第二侧面形成牺牲层;于隔离槽内形成栓导电隔离层;对上一步骤所述结构进行厚度修正,以暴露栓导电层;对栓导电层及牺牲层进行第三刻蚀,以形成凹穴;于凹穴中填充金属垫层,以形成晶体管结构的源极漏极。通过本发明解决了因多晶硅中存在缝隙,导致金属垫层不均匀,使金属间层电阻值偏高,影响导电性能的问题。
搜索关键词: 晶体管 结构 存储 单元 存储器 阵列 及其 制备 方法
【主权项】:
一种晶体管结构的制备方法,其特征在于,所述制备方法包括:步骤1)设置复数个栅极导电层在半导体衬底上,并于所述栅极导电层的侧壁表面及上表面形成隔离结构,于相邻所述隔离结构之间更形成栓导电层,且相邻所述栅极导电层之间的所述栓导电层彼此相连在所述半导体衬底的浅沟槽隔离结构上,其中,所述栓导电层的厚度大于所述隔离结构的高度;步骤2)对所述栓导电层进行第一刻蚀,第一刻蚀后所述栓导电层的顶面高度小于等于所述隔离结构的顶面高度,所述隔离结构隔离所述栓导电层的第一侧面;步骤3)于所述隔离结构的外露侧壁表面和上表面形成栓导电定义层,并对在所述浅沟槽隔离结构上的所述栓导电层进行第二刻蚀,以形成隔离槽,其中,所述隔离槽隔离所述栓导电层的第二侧面;步骤4)于所述栓导电层的所述第二侧面形成一牺牲层;步骤5)于所述隔离槽内形成一栓导电隔离层,其中,所述牺牲层隔离所述栓导电隔离层和所述栓导电层,以使所述栓导电隔离层不直接接触所述栓导电层的所述第二侧面;步骤6)对步骤5)所述结构进行厚度修正,以暴露出所述栓导电层;步骤7)对所述栓导电层及所述牺牲层进行第三刻蚀,使得第三刻蚀后所述栓导电层的顶面高度小于厚度修正后所述隔离结构的顶面高度,并且小于厚度修正后所述栓导电隔离层的顶面高度,以形成凹穴;以及步骤8)于所述凹穴中填充金属垫层,以形成所述晶体管结构的源极漏极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711205230.1/,转载请声明来源钻瓜专利网。

同类专利
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top