[发明专利]基于PCIE3.0的大容量高速数据传输与存储系统及方法在审

专利信息
申请号: 201711215696.X 申请日: 2017-11-28
公开(公告)号: CN107885693A 公开(公告)日: 2018-04-06
发明(设计)人: 季德林;范佳敏;杨建超;曹鑫泉;顾红;苏卫民;陆锦辉 申请(专利权)人: 南京理工大学
主分类号: G06F13/42 分类号: G06F13/42;G06F13/16;G06F9/48
代理公司: 南京理工大学专利中心32203 代理人: 朱显国
地址: 210094 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于PCIE3.0的大容量高速数据传输与存储系统及方法。该系统包括FPGA板卡、DDR3、上位机数据接收/发送模块、电源模块、时钟模块、实时容量检测模块、固态磁盘阵列模块、波形显示模块、自测数据验证模块,所述FPGA板卡包括自测数据产生模块、板卡数据发送/接收模块。本发明提高了数据传输的速度,增大了高速数据存储容量,并且能够判断系统的工作性能,选择数据存储位置。
搜索关键词: 基于 pcie3 容量 高速 数据传输 存储系统 方法
【主权项】:
基于PCIE3.0的大容量高速数据传输与存储系统,其特征在于,包括FPGA板卡、DDR3、上位机数据接收/发送模块、电源模块、时钟模块、实时容量检测模块、固态磁盘阵列模块、波形显示模块、自测数据验证模块,其中:所述FPGA板卡包括自测数据产生模块、板卡数据发送/接收模块,自测数据产生模块用于产生需要发送的自测试数据,板卡数据发送/接收模块用于把DDR3缓存的数据通过PCIE3.0接口传输至上位机,或将上位机产生的数据通过PCIE3.0接口传输至DDR3存储;所述DDR3用于对板卡发送或接收的数据进行缓存;所述上位机数据接收/发送模块用于将上位机产生的数据通过PCIE3.0传输至DDR3存储,或将DDR3缓存的数据通过PCIE3.0传输至上位机内存进行缓存;所述电源模块用于为FPGA板卡供电;所述时钟模块用于为FPGA板卡提供工作时钟;所述实时容量检测模块用于检测固态磁盘阵列模块的可用空间,判断该空间是否能存储大容量数据;所述固态磁盘阵列模块用于对上位机数据接收/发送模块缓存的数据进行存储;所述波形显示模块用于显示从板卡数据发送/接收模块接收的数据波形;所述自测数据验证模块用于验证所传数据的完整性与准确性。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711215696.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top