[发明专利]多相位不交叠时钟信号产生电路及相应的方法有效
申请号: | 201711237527.6 | 申请日: | 2017-11-30 |
公开(公告)号: | CN107888166B | 公开(公告)日: | 2021-11-05 |
发明(设计)人: | 张敏;林和生;丁德东;刘宾杰 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | H03K3/027 | 分类号: | H03K3/027 |
代理公司: | 北京天驰君泰律师事务所 11592 | 代理人: | 沈超 |
地址: | 518071 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请提供了一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。本申请还提供了相应的产生多相位不交叠时钟的方法。 | ||
搜索关键词: | 多相 交叠 时钟 信号 产生 电路 相应 方法 | ||
【主权项】:
一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711237527.6/,转载请声明来源钻瓜专利网。