[发明专利]雷达干扰器超宽带数字信号处理方法有效
申请号: | 201711295851.3 | 申请日: | 2017-12-08 |
公开(公告)号: | CN108627808B | 公开(公告)日: | 2022-01-18 |
发明(设计)人: | 江浩洋;黄维;张明利;张金林;冯战奎 | 申请(专利权)人: | 武汉玉航科技有限公司 |
主分类号: | G01S7/38 | 分类号: | G01S7/38 |
代理公司: | 武汉江楚智汇知识产权代理事务所(普通合伙) 42228 | 代理人: | 邓骏杰 |
地址: | 430073 湖北省武汉市东湖新技术开发区光谷大道3*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及数字信号处理领域,尤其涉及一种雷达干扰器中超宽带数字信号处理方法,其不同之处在于:其步骤包括:ADC接口处理、搬频处理、多相滤波器抽取处理、雷达信号存储及读写控制、FFT频点分析、噪声及假目标搬频处理、干扰方式选择、JESD204接口传输。本发明能处理超宽带信号且实时性高。 | ||
搜索关键词: | 雷达 干扰 宽带 数字信号 处理 方法 | ||
【主权项】:
1.雷达干扰器超宽带数字信号处理方法,其特征在于,其步骤包括:A.ADC接口处理:使用ADC的随路时钟以采样率fs进行IDDR双沿采样,输出R路并行信号数据;B.搬频处理:输入R路并行信号数据,在FPGA中对输入的R路并行信号数据分别进行搬频处理,得到每路包含同向信号数据和正交信号数据的R路IQ输出数据;C.多相滤波器抽取处理,其步骤包括:C1.确定滤波器架构以及系数阶数,选择滤波器类型,生成滤波器系数,从而在FPGA中实现多相抽取滤波器的设计;C2.对R路IQ输出数据并行进行滤波处理;C3.对滤波后的R路输出数据间隔抽取一半作为输出数据,完成2倍抽取;D.雷达信号存储及读取控制:将多相滤波器抽取处理后的输出数据从双端口随机访问存储器DPRAM的端口B写入DPRAM中,写入完成后端口A从DPRAM中读出用于给FFT模块计算频点的FFT_Point点数;端口B从DPRAM中读出假目标;E.FFT频点分析:根据FFT_Point点数获得频率精度;使用带宽测量法得出中心频点Fc,再利用中心频点Fc和接收本振配置的值算出该雷达信号的实际发射射频频点Ftx;F.噪声及假目标搬频处理:生成一组高斯白噪声固化到只读存储器ROM中,从ROM读取高斯白噪声并以中心频点Fc为搬移频点对其进行搬移;根据实际发射射频频点Ftx和用户设置的假目标速度计算出多普勒频移值,以多普勒频移值为搬频频点对假目标进行搬频;噪声和假目标的搬频均在FPGA中DDS IP CORE完成,利用R/2个DDS产生R/2路输出;G.干扰方式选择:所述干扰方式包括:第一、只有噪声干扰;第二、只有假目标干扰;第三、噪声干扰和假目标干扰都存在;H.JESD204接口传输:例化FPGA的JESD204核以及GTX并给JESD204配置参数,将干扰方式选择后的输出数据通过JESD204模块传输给DAC完成数模转化。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉玉航科技有限公司,未经武汉玉航科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711295851.3/,转载请声明来源钻瓜专利网。