[发明专利]基于FPGA的SPI FLASH控制器及其设计方法在审
申请号: | 201711373989.0 | 申请日: | 2017-12-19 |
公开(公告)号: | CN108052750A | 公开(公告)日: | 2018-05-18 |
发明(设计)人: | 张贞雷 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 韩月娥 |
地址: | 450000 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开基于FPGA的SPI FLASH控制器及其的设计方法,涉及计算机芯片设计领域,根据SPI FLASH的指令类型软件配置标志寄存器;在FPGA中设置逻辑核心若干FIFO、状态机FSM、SPI时序产生模块;FIFO接收寄存器的值并发送给状态机,状态机根据标志寄存器的内容,决定读取对应FIFO;从FIFO读出数据转换为SPI时序,通过SPI接口输出给SPI FLASH。状态机接收SPI FLASH的读返回信息,并缓存到FIFO,等待软件读取。本发明基于FPGA逻辑设计,自主实现SPI FLASH控制器,实现方法简单,减少了系统复杂度,不需要额外购买FPGA IP,极大降低项目成本。 | ||
搜索关键词: | 基于 fpga spi flash 控制器 及其 设计 方法 | ||
【主权项】:
1.基于FPGA的SPI FLASH控制器,其特征在于,其结构包括:标志寄存器,通过软件配置标志寄存器flag,用于标志SPI FLASH的指令类型;FPGA,接收并缓存软件通过APB接口发送的指令;包括的核心逻辑件为若干FIFO、一个状态机FSM、一个SPI时序产生模块;FIFO,用于接收软件通过APB配置下来的寄存器的值;包括FLAG_FIFO :用于接收软件通过APB配置下来的当前标志寄存器的值;状态机,接收FLAG_FIFO发送的标志寄存器的值,根据标志寄存器的内容,决定读取对应FIFO;同时接收SPI FLASH的读返回信息,将读返回信息缓存到FIFO,等待软件读取;SPI时序产生模块,将FIFO读出数据依次转换为SPI时序,通过SPI接口输出给SPIFLASH。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711373989.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种环保多种类喷漆装置
- 下一篇:一种合成高温润滑脂