[发明专利]一种时间数字转换装置、探测器、方法和介质在审
申请号: | 201711384654.9 | 申请日: | 2017-12-20 |
公开(公告)号: | CN108132592A | 公开(公告)日: | 2018-06-08 |
发明(设计)人: | 李俊;杨隆梓 | 申请(专利权)人: | 上海联影医疗科技有限公司 |
主分类号: | G04F10/00 | 分类号: | G04F10/00 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 201807 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种时间数字转换装置、探测器、方法和介质,涉及医学成像技术领域。该装置由至少一个延时模块串联而成,所述延时模块包括:一延时单元,由FPGA中I/O BANK中的IDELAYE3子单元或ODELAYE3子单元搭建,用于对输入的待测时间信号进行设定时间的延时;一寄存器单元,与所述延时单元连接,用于结合延时后的所述待测时间信号,以及设定时钟脉冲信号按照预设逻辑进行输出,并作为所述延时模块的输出。本发明实施例提供的一种时间数字转换装置、探测器、方法和介质,降低了时间数字转换装置的成本和使用配置复杂度。 | ||
搜索关键词: | 时间数字转换装置 延时模块 探测器 时间信号 延时单元 子单元 延时 时钟脉冲信号 医学成像技术 寄存器单元 输出 复杂度 预设 串联 配置 | ||
【主权项】:
一种时间数字转换装置,由串联的至少一个延时模块和一译码器构成,其特征在于,所述延时模块包括:一延时单元,由FPGA中I/O BANK中的IDELAYE3子单元或ODELAYE3子单元搭建,用于对输入的待测时间信号进行设定时间的延时;一寄存器单元,与所述延时单元连接,用于结合延时后的所述待测时间信号,以及设定时钟脉冲信号按照预设逻辑进行输出,并作为所述延时模块的输出,其中所述至少一个延时模块的输出经过所述译码器的处理生成所述待测时间信号的时间数字转换结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海联影医疗科技有限公司,未经上海联影医疗科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711384654.9/,转载请声明来源钻瓜专利网。
- 上一篇:包括日历显示机构的手表
- 下一篇:一种基于卫星共视的时间码测量装置