[发明专利]用于SOCFPGA的数据循环缓冲方法及装置、存储介质、终端在审
申请号: | 201711392556.X | 申请日: | 2017-12-21 |
公开(公告)号: | CN108153490A | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 皮紫威;公勋;刘兴伟;向少卿;李一帆 | 申请(专利权)人: | 上海禾赛光电科技有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张振军;吴敏 |
地址: | 201821 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于SOCFPGA的数据循环缓冲方法及装置、存储介质、终端,所述方法包括:按照数据写入顺序在n个缓冲中顺序写入数据,所述n为正整数并根据缓冲深度确定;根据最新写入位置和最后读取位置确定有效缓冲,所述有效缓冲为所述n个缓冲中存储有未被读取数据的缓冲;在读取数据时,自所述最后读取位置开始按照数据读取顺序依次读取所述有效缓冲中存储的数据,直至所述最新写入位置。通过本发明提供的方案能够有效提高系统的数据处理效率。 | ||
搜索关键词: | 缓冲 存储介质 读取位置 数据循环 写入位置 存储 终端 数据处理效率 数据写入顺序 顺序写入数据 深度确定 数据读取 依次读取 正整数 | ||
【主权项】:
一种用于SOCFPGA的数据循环缓冲方法,其特征在于,包括:按照数据写入顺序在n个缓冲中顺序写入数据,所述n为正整数并根据缓冲深度确定;根据最新写入位置和最后读取位置确定有效缓冲,所述有效缓冲为所述n个缓冲中存储有未被读取数据的缓冲;在读取数据时,自所述最后读取位置开始按照数据读取顺序依次读取所述有效缓冲中存储的数据,直至所述最新写入位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海禾赛光电科技有限公司,未经上海禾赛光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711392556.X/,转载请声明来源钻瓜专利网。