[实用新型]一种数模转换器的时序矫正数字电路有效
申请号: | 201720421196.0 | 申请日: | 2017-04-20 |
公开(公告)号: | CN206820737U | 公开(公告)日: | 2017-12-29 |
发明(设计)人: | 张若平;张东亮 | 申请(专利权)人: | 南京德睿智芯电子科技有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/66 |
代理公司: | 南京众联专利代理有限公司32206 | 代理人: | 顾进 |
地址: | 211899 江苏省南京市浦口区浦*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种数模转换器的时序矫正数字电路,所述电路上设有鉴相器反馈相位值输入端、延时步长输入端、目标相位值设定端、手动/自动模式的切换端口、相位滞后设定端、相位超前设定端、实际相位值输出端、延时步长输出端、实际相位滞后输出端、实际相位超前输出端、锁定相位输出端和丢失相位输出端,电路具体包括译码器、相位值比较器、相位符号比较器、内部状态机、粗调模块、细调模块、找中间步长模块、追踪相位模块和多个寄存器。采用本时序矫正数字电路对DAC芯片的数字域时钟进行矫正,并结合鉴相器来反馈实时相位信息,电路自动地进行延时步长值调整,最终把数字域时钟的相位调整到目标相位值,完成DAC芯片的时序的矫正。 | ||
搜索关键词: | 一种 数模转换器 时序 矫正 数字电路 | ||
【主权项】:
一种数模转换器的时序矫正数字电路,其特征在于:所述电路上设有鉴相器反馈相位值输入端、延时步长输入端、目标相位值设定端、手动/自动模式的切换端口、相位滞后设定端、相位超前设定端、实际相位值输出端、延时步长输出端、实际相位滞后输出端、实际相位超前输出端、锁定相位输出端和丢失相位输出端,所述电路包括译码器、相位值比较器、相位符号比较器、内部状态机、粗调模块、细调模块、找中间步长模块、追踪相位模块和多个寄存器;所述鉴相器反馈相位值输入端连接译码器的输入端,译码器通过寄存器连接相位符号比较器的输入端,相位滞后设定端、相位超前设定端均连接相位符号比较器的输入端,相位符号比较器的输出端为实际相位滞后输出端、实际相位超前输出端,目标相位值设定端连接相位值比较器的输入端,相位值比较器的输出端为实际相位值输出端,相位值比较器的输出端连接相位符号比较器的输入端,相位值比较器的相位值一致输出端和相位符号比较器的符号一致输出端通过二输入与门连接找中间步长模块的使能端,延时步长输入端通过寄存器分别连接第一二选一数据选择器和第二二选一数据选择器的输入端,第二二选一数据选择器的输出端为延时步长输出端,手动/自动模式的切换端口连接第二二选一数据选择器的输出选择端,相位值比较器的实际相位变化输出端连接追踪相位模块的输入端,找中间步长模块的中间步长输出端和锁定相位使能输出端均连接追踪相位模块的输入端,相位值比较器的粗调使能输出端连接粗调模块的使能端,相位值比较器的细调使能输出端连接细调模块的使能端,第一二选一数据选择器的输出端通过寄存器连接找中间步长模块的输入端,第一二选一数据选择器的输出端分别连接粗调模块和细调模块的输入端,相位值比较器的相位值一致输出端连接设置在第一二选一数据选择器和找中间步长模块之间的寄存器使能端,内部状态机的初次搜索设定端连接第一二选一数据选择器的输出选择端,粗调模块和细调模块的输出端连接第三二选一数据选择器的输入端,相位值比较器的粗调使能输出端连接输出选择端,第三二选一数据选择器的输出端连接第一二选一数据选择器的输入端和三选一数据选择器的输入端,找中间步长模块的中间步长输出端和追踪相位模块的追踪阶段步长输出端均连接三选一数据选择器的输入端,内部状态机的输出选择条件设定端连接三选一数据选择器的输出选择端,三选一数据选择器的输出端连接第二二选一数据选择器的输入端,追踪相位模块的丢失相位使能输出端连接一寄存器的使能端,该寄存器的输出端为丢失相位输出端,丢失相位输出端取反之后与找中间步长模块的锁定相位使能输出端通过二输入与门连接另一寄存器的使能端,该寄存器的输出端为锁定相位输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京德睿智芯电子科技有限公司,未经南京德睿智芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201720421196.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种教育心理学记忆测量装置
- 下一篇:一种医学影像装置