[实用新型]一种基于FPGA的智能SDI视频转换盒有效
申请号: | 201721254951.7 | 申请日: | 2017-09-28 |
公开(公告)号: | CN207251800U | 公开(公告)日: | 2018-04-17 |
发明(设计)人: | 刘畅;戴荣;阴陶;林峰;孙海飙 | 申请(专利权)人: | 成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N5/268 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种基于FPGA实现多接口智能SDI视频转换盒,基于FPGA技术,设计多种类型的视频输入接口,对各输入接口采用无缝转换技术完成输入视频源的时序转换,将各种格式的视频转换为符合SMPTE标准的视频,并且可对视频进行旋转,色彩调整,logo叠加等操作,使用人可根据后端显示设备或采集设备情况对本实用新型中的视频转换盒进行相应的功能配置,能适应多种场合的使用。 | ||
搜索关键词: | 一种 基于 fpga 智能 sdi 视频 转换 | ||
【主权项】:
一种基于FPGA实现多接口智能SDI视频转换盒,其特征在于,采用以下结构的SDI视频转换盒实现:所述SDI视频转换盒的结构包括:FPGA,用于实现视频信号检测与采集、时序转换、生成高速串行数据、接口电路控制,在收到来自DVI、CVBS、VGA接口的视频信号后,对视频信号进行格式转换,通过SDI IP核生成高速串口信号,通过串口通信接口接收来自于主控端的命令,完成图像翻转、色彩调整和Logo叠加;时钟电路,与所述FPGA连接,用于提供FPGA的逻辑时钟和SDI IP核的参考时钟;1路DVI视频输入接口,设置于FPGA的视频输入端;1路CVBS视频输入接口,设置于FPGA的视频输入端;1路VGA视频输入接口,设置于FPGA的视频输入端;独立设置的3路SD/HD/3G SDI视频输出接口,所述3路SD/HD/3G SDI视频输出接口独立设置于FPGA的视频输出端,用于将FPGA的高速串口数字信号转换为符合SDI标准电气特性的信号,加入均衡和驱动;DDR3存储器,与所述FPGA连接,用于对三个通道的视频数据进行存储;EPCQ256存储器,与所述FPGA连接,用于对所述FPGA的配置参数进行储存;主控接口,通过串口收发芯片与所述FPGA连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司,未经成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721254951.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种可升高倾斜的电视机机壳
- 下一篇:一种墙插类高清视频接收器