[发明专利]经改进的闪存存储器单元和相关联的解码器在审
申请号: | 201780030389.6 | 申请日: | 2017-05-14 |
公开(公告)号: | CN109155137A | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | H.V.陈;A.李;T.武 | 申请(专利权)人: | 硅存储技术公司 |
主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C8/08;G11C8/12;G11C11/56;G11C16/02;G11C16/04 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张凌苗;申屠伟进 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及具有闪存存储器单元和解码器电路,该闪存存储器单元具有仅四个端子,该解码器电路用于操作此类闪存存储器单元的阵列。与现有技术相比,本发明允许每个闪存存储器单元的端子更少,这导致所述解码器电路和每个闪存存储器单元所需的总体管芯空间的简化。本发明还提供在所述四个端子中的一个或多个端子上使用高电压以允许读取、擦除和编程操作,尽管与现有技术的闪存存储器单元相比端子数量较少。 | ||
搜索关键词: | 闪存存储器单元 解码器电路 读取 解码器 编程操作 管芯空间 高电压 擦除 关联 改进 | ||
【主权项】:
1.一种非易失性存储器装置,包括:按行和列组织的闪存存储器单元的阵列,每个闪存存储器单元包括位线端子、字线端子、擦除栅端子、源极线端子,而没有其他端子;行解码器,所述行解码器用于接收行地址信号并且基于所述行地址信号来选择所述闪存存储器单元阵列中的行以用于读取、编程或擦除操作;擦除栅解码器,所述擦除栅解码器用于接收擦除栅选择信号,选择多个不同电压中的一个电压以生成擦除栅电压,并且将所述擦除栅电压施加到擦除栅线,所述擦除栅线连接到所述阵列中的多个闪存存储器单元的擦除栅端子;源极线解码器,所述源极线解码器用于接收源极线选择信号,选择所述多个不同电压中的一个电压以生成源极线电压,并且将所述源极线电压施加到源极线,所述源极线连接到所述阵列中的多个闪存存储器单元的源极线端子;和电压移位器,所述电压移位器用于生成所述多个不同电压中的一个电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅存储技术公司,未经硅存储技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780030389.6/,转载请声明来源钻瓜专利网。