[发明专利]一种分路实现高速数据累加电路在审

专利信息
申请号: 201810115799.7 申请日: 2018-02-06
公开(公告)号: CN110120811A 公开(公告)日: 2019-08-13
发明(设计)人: 孙永明 申请(专利权)人: 长沙泰科阳微电子有限公司
主分类号: H03L7/18 分类号: H03L7/18;G06F7/57
代理公司: 暂无信息 代理人: 暂无信息
地址: 410000 湖南省长沙市经济技术开发区*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种分路实现高速数据累加电路,包括din输入信号、clk时钟信号、clkdiv2输入信号、第一选择器、第一累加器、第二选择器、第二累加器、第一加法器、第三累加器、第二加法器、第四累加器和第三选择器,其中,所述第一选择器、所述第二选择器和所述第三选择器均包括输入D端、输入CLK端、输出Q端和输出QN端,所述din输入信号与所述第一选择器的输入CLK端连接,所述第一累加器、所述第二累加器、所述第三累加器和所述第四累加器均包括输入D端、输入CLK端和输出Q端,所述第一选择器的输出Q端与所述输入D1端连接,所述第一选择器输入D端分别与所述第一选择器输出QN端连接、所述第一累加器的输出Q端以及第二选择器的输入D端连接。
搜索关键词: 累加器 选择器 输出 高速数据 累加电路 加法器 分路 选择器输出 选择器输入 时钟信号
【主权项】:
1.一种分路实现高速数据累加电路,其特征在于,包括din输入信号、clk时钟信号、clkdiv2输入信号、第一选择器、第一累加器、第二选择器、第二累加器、第一加法器、第三累加器、第二加法器、第四累加器和第三选择器,其中,所述第一选择器、所述第二选择器和所述第三选择器均包括输入D端、输入CLK端、输出Q端和输出QN端,所述din输入信号与所述第一选择器的输入CLK端连接,所述第一累加器、所述第二累加器、所述第三累加器和所述第四累加器均包括输入D端、输入CLK端和输出Q端,所述第一选择器的输出Q端与所述输入D1端连接,所述第一选择器输入D端分别与所述第一选择器输出QN端连接、所述第一累加器的输出Q端以及第二选择器的输入D端连接,所述第二选择器的输入D端分别与所述第二选择器输出QN端连接、所述第一累加器的输出Q端以及第一加法器的输入端连接,所述clk输入信号分别与所述第一累加器的输入CLK端和第二累加器的输入CLK端连接,所述第二累加器的输出Q端与所述第一加法器的输入端连接,通过上述二分频电路产生数据选择信号dsel,通过这个数据选择信号dsel选择从输入频率字信号din依次间隔提取出din_1和din_2;并分别延迟一个时钟得到din_1_d信号和din_2_d信号;所述din_1_d信号和所述din_2_d信号分别与所述第一加法器连接,所述第一加法器的输出信号与所述第三累加器的输入D端连接,所述第三累加器的输出Q端与所述第二加法器的输入端连接,所述第二加法器的输出端与所述第四累加器的输入D端连接,所述第四累加器的输出Q端与所述第二加法器的输入端连接,所述clkdiv2输入信号分别与所述第三累加器的输入CLK端和所述第四累加器的输入CLK端连接,将din_1_d和din_2_d相加,相加的结果add0在二分频时钟周期下进行累加,得到累加值sum0,将din_1和din_2_d相加,相加的结果add1在二分频时钟周期下进行累加,得到累加值sum1,将两个在二分频时钟周期下累加得到的累加值sum0和sum1通多第三选择器依次选择合并成一个sum信号输出,即得到完整的频率累加值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙泰科阳微电子有限公司,未经长沙泰科阳微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810115799.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top