[发明专利]一种基于FPGA的UFMC系统载波频率同步方法有效

专利信息
申请号: 201810204895.9 申请日: 2018-03-13
公开(公告)号: CN108494712B 公开(公告)日: 2020-12-18
发明(设计)人: 余翔;徐雷;段思睿 申请(专利权)人: 重庆邮电大学
主分类号: H04L27/00 分类号: H04L27/00;H04L27/26
代理公司: 北京同恒源知识产权代理有限公司 11275 代理人: 赵荣之
地址: 400065 *** 国省代码: 重庆;50
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于FPGA的UFMC系统载波频率同步方法,属于无线通信领域。该方法使用一个UFMC符号作为训练序列,训练序列中必须包含m≥2部分相同的符号;整个频偏估计过程通过小数倍频偏和整数倍频偏共同完成;通过训练序列前后两相同数据部分的自相关得到小数倍频偏,将小数倍频偏补偿后的训练序列估计与本地训练序列相乘并做FFT变换求得整数倍频偏。本发明通过小数倍频偏估计保证了估计精度能够满足系统需求,整数倍频偏估计使整体估计范围大大增加。有效地估计出系统频偏值,降低系统的误比特率,提高通信质量。
搜索关键词: 一种 基于 fpga ufmc 系统 载波 频率 同步 方法
【主权项】:
1.一种基于FPGA的UFMC系统载波频率同步方法,其特征在于,使用一个UFMC(Universal Filter Multi‑Carrier,通用滤波多载波)符号作为训练序列,训练序列中必须包含m≥2部分相同的符号;整个频偏估计过程通过小数倍频偏和整数倍频偏共同完成;通过训练序列前后两相同数据部分的自相关得到小数倍频偏,将小数倍频偏补偿后的训练序列估计与本地训练序列相乘并做FFT(fast Fourier transform,快速傅立叶变换)求得整数倍频偏;整个频偏估计过程具体包括以下步骤:S1:基于FPGA(Field-Programmable Gate Array,现场可编辑门阵列)小数倍频偏估计的实现:在接收端,通过数据分流把训练序列单独分离出来,对训练序列进行相关操作得到小数倍频偏估计;S2:基于FPGA整数倍频偏估计的实现:将进行小数倍频偏补偿后的训练序列与本地序列相乘,依次经过2N点FFT变换,其中N表示系统中所有子载波的总数;提取偶数倍子载波上的数据,幅值简化,比较最大值,确定整数倍频偏估计。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810204895.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top