[发明专利]用于FPGA的FBMC/OQAM调制控制系统及方法、调制器有效

专利信息
申请号: 201810217449.1 申请日: 2018-03-16
公开(公告)号: CN108650204B 公开(公告)日: 2021-10-12
发明(设计)人: 尚磊;刘威;张恒伟;殷慧慧;韩兴忠 申请(专利权)人: 西安电子科技大学
主分类号: H04L27/26 分类号: H04L27/26
代理公司: 西安长和专利代理有限公司 61227 代理人: 黄伟洪
地址: 710071 陕西省*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于多载波通信技术领域,公开了一种用于FPGA的FBMC/OQAM调制控制系统及方法、调制器,包括:OQAM预处理模块,用于完成QAM映射以及奇数偶数信道的交替映射;综合滤波器组(SFB)模块,用于分别将奇数信道符号以及偶数信道符号调制成型;数据延时模块,用于将偶数信道的调制符号延迟1/2个符号时间长度;加法器模块,用于将两路信道的调制符号叠加,完成FBMC/OQAM信号的的调制。本发明使用全同步时钟设计,使用流水线处理FBMC/OQAM信号的连续调制,可用于FPGA上的FBMC/OQAM系统的发送端的调制器设计。
搜索关键词: 用于 fpga fbmc oqam 调制 控制系统 方法 调制器
【主权项】:
1.一种用于FPGA的FBMC/OQAM调制控制系统,其特征在于,所述用于FPGA的FBMC/OQAM调制控制系统包括:OQAM预处理模块,用于完成QAM映射以及奇数偶数信道的交替映射;综合滤波器组模块,用于分别将奇数信道符号以及偶数信道符号调制成型;数据延时模块,用于将偶数信道的调制符号延迟1/2个符号时间长度;加法器模块,用于将两路信道的调制符号叠加,完成FBMC/OQAM信号的的调制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810217449.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top