[发明专利]用于识别接线拓扑结构的方法和装置在审
申请号: | 201810232124.0 | 申请日: | 2018-03-21 |
公开(公告)号: | CN108804737A | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | D·卢贝雷;M·施伦格;H·卡尔特 | 申请(专利权)人: | 帝斯贝思数字信号处理和控制工程有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张立国 |
地址: | 德国帕*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于识别至少两个FPGA之间的接线拓扑结构的方法,其中,第一FPGA包括多个接口引脚、尤其是第一接口引脚;第二FPGA包括多个接口引脚、尤其是第二接口引脚;多条线路将第一FPGA的接口引脚中的至少一部分与第二FPGA的接口引脚中的至少一部分连接;在第一接口引脚上存在第一驱动器;在第二接口引脚上实现第一接收寄存器;在第一驱动器上实现第一发送寄存器;由发送寄存器定义由第一驱动器输出的信号;通过第一激活信号激活第一驱动器;第一驱动器发出第一信号;借助第一接收寄存器读取第一信号在第二接口引脚上是否被接收;当第一驱动器的第一信号在第二接口引脚上被接收时,将第二接口引脚配置给第一接口引脚。本发明还涉及一种相应的装置。 | ||
搜索关键词: | 接口引脚 驱动器 发送寄存器 接收寄存器 拓扑结构 接线 读取 方法和装置 驱动器输出 多条线路 激活信号 激活 配置 | ||
【主权项】:
1.用于识别至少两个FPGA(1、2)之间的接线拓扑结构的方法,其中:第一FPGA(1)包括多个接口引脚(3、4、5、6)、尤其是包括第一接口引脚(5);第二FPGA(2)包括多个接口引脚(7、8、9、10)、尤其是包括第二接口引脚(8);多条线路(11、12)将第一FPGA(1)的接口引脚(3、4、5、6)中的至少一部分接口引脚与第二FPGA(2)的接口引脚(7、8、9、10)中的至少一部分接口引脚连接;在第一接口引脚(5)上存在第一驱动器(13);在第二接口引脚(8)上实现第一接收寄存器(14);在第一驱动器(13)上实现第一发送寄存器(15);由发送寄存器(15)定义由第一驱动器(13)输出的信号(17);通过第一激活信号(16)激活第一驱动器(13);第一驱动器(13)发出第一信号(17);借助所述第一接收寄存器(14)读取所述第一信号(17)在第二接口引脚(8)上是否被接收;当第一驱动器(13)的第一信号(17)在第二接口引脚(8)上被接收时,将所述第二接口引脚(8)配置给所述第一接口引脚(5)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于帝斯贝思数字信号处理和控制工程有限公司,未经帝斯贝思数字信号处理和控制工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810232124.0/,转载请声明来源钻瓜专利网。