[发明专利]一种高速动态锁存型比较器、芯片及通信终端有效
申请号: | 201810242985.7 | 申请日: | 2018-03-23 |
公开(公告)号: | CN108494406B | 公开(公告)日: | 2022-03-18 |
发明(设计)人: | 林升;白云芳 | 申请(专利权)人: | 上海唯捷创芯电子技术有限公司 |
主分类号: | H03M1/34 | 分类号: | H03M1/34;H03M1/00 |
代理公司: | 北京汲智翼成知识产权代理事务所(普通合伙) 11381 | 代理人: | 陈曦;董烨飞 |
地址: | 201203 上海市浦东新区张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种高速动态锁存型比较器、芯片及通信终端。该高速动态锁存型比较器包括偏置模块、输入模块、交叉耦合锁存模块、第一复位模块、第二复位模块、第一输出模块和第二输出模块,偏置模块与输入模块连接,输入模块分别与交叉耦合锁存模块、第一输出模块和第二输出模块连接,交叉耦合锁存模块与第一复位模块和第二复位模块连接。在本高速动态锁存型比较器中,将输入模块的第二PMOS晶体管和第三PMOS晶体管的衬底端分别作为同相输入端和反相输入端,并利用第二PMOS晶体管和第三PMOS晶体管的栅跨导和衬底偏置效应引入的背栅跨导提升该高速动态锁存型比较器的响应速度。 | ||
搜索关键词: | 一种 高速 动态 锁存型 比较 芯片 通信 终端 | ||
【主权项】:
1.一种高速动态锁存型比较器,其特征在于包括偏置模块、输入模块、交叉耦合锁存模块、第一复位模块、第二复位模块、第一输出模块和第二输出模块,所述偏置模块与所述输入模块连接,所述输入模块分别与所述交叉耦合锁存模块、所述第一输出模块和所述第二输出模块连接,所述交叉耦合锁存模块与所述第一复位模块和所述第二复位模块连接;所述偏置模块用于为所述输入模块提供偏置电流;所述输入模块用于分别将接入的正向输入信号和反向输入信号转换为对应的电流信号输入到所述交叉耦合锁存模块中;所述第一复位模块与所述第二复位模块用于分别接入时钟信号,通过所述时钟信号控制所述交叉耦合锁存模块实现所述高速动态锁存型比较器的复位功能和比较功能,并通过所述第一输出模块和所述第二输出模块输出正向输出信号和反向输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海唯捷创芯电子技术有限公司,未经上海唯捷创芯电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810242985.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种逐次逼近型模数转换器
- 下一篇:一种电压到时间的转换电路