[发明专利]集成电路及用于操作有多个存储器单元的集成电路的方法有效
申请号: | 201810254088.8 | 申请日: | 2018-03-26 |
公开(公告)号: | CN108735246B | 公开(公告)日: | 2023-04-11 |
发明(设计)人: | 清崎健 | 申请(专利权)人: | 半导体元件工业有限责任公司 |
主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C5/14 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 王美石;姚开丽 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种集成电路以及用于操作具有多个存储器单元的集成电路的方法。本发明所解决的技术问题是防止利用存储器单元的集成电路中的电流泄漏。根据各种实施方案,存储器单元可被配置成在各种电压电平下工作以减轻功率耗散。存储器单元可在活动状态期间接收第一电压电平,并且在空闲状态期间接收第二电压电平。可基于预定系统参数得知活动状态和空闲状态。可根据存储器单元的特定特征来选择第二电压电平以便保持输入数据。本发明所实现的技术效果是减少因电流泄漏所引起的功率损耗,从而提供IC的更有效操作。 | ||
搜索关键词: | 集成电路 用于 操作 有多个 存储器 单元 方法 | ||
【主权项】:
1.一种集成电路,其特征在于包括:电压发生器,所述电压发生器被配置成生成第一电压和第二电压;电压控制电路,所述电压控制电路被配置成根据预定参数生成电压控制信号;数据处理电路,所述数据处理电路耦接到所述电压控制电路和所述电压发生器,所述数据处理电路包括存储器单元,其中所述存储器单元被配置成:根据预定时间周期在活动状态和空闲状态下工作,所述预定时间周期包括第一时间段和第二时间段;以及根据时钟频率工作,其中所述时钟频率是所述预定参数的倍数;选择器电路,所述选择器电路耦接在所述电压控制电路与所述数据处理电路之间并且对所述电压控制信号作出响应,其中:所述选择器电路被配置成将所述第一电压和所述第二电压中的一者选择性地耦接到所述存储器单元;所述电压控制电路根据所述第一时间段和所述第二时间段将所述电压控制信号传输到所述选择器电路;在与所述活动状态基本上重合时所述第一电压耦接到所述存储器单元;以及在与所述空闲状态基本上重合时所述第二电压耦接到所述存储器单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于半导体元件工业有限责任公司,未经半导体元件工业有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810254088.8/,转载请声明来源钻瓜专利网。
- 上一篇:用于硬盘数据的保护系统
- 下一篇:对充电节点进行充电的驱动器电路