[发明专利]一种行分层译码结构的带宽优化方法和装置有效
申请号: | 201810279159.X | 申请日: | 2018-03-31 |
公开(公告)号: | CN108512554B | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 蒲成一 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 刘贻盛 |
地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种行分层译码结构的带宽优化方法和装置,涉及计算机技术领域,所述方法包括:通过在每次迭代周期内,获得所述校验矩阵H的非零位置,其中,所述非零位置与码字比特具有对应关系;标记每个码字比特在最后一个有效行块的位置获得标记位置,其中所述标记位置表示该所述码字比特已经完成本次迭代的所有计算,为本次迭代过程中的最终结果;获得每个码字比特的最终结果后,跟上一码字比特的校验的最终结果进行运算后,最终获得本次迭代的所有码字比特的校验结果。达到了大幅度提高带宽性能的技术效果。 | ||
搜索关键词: | 一种 分层 译码 结构 带宽 优化 方法 装置 | ||
【主权项】:
1.一种行分层译码结构的带宽优化方法,应用于LDPC码译码器结构,其中,所述LDPC码译码器包括行分层,且所述行分层的结构以LDPC码的校验矩阵H的行块作为分层的依据,其特征在于,所述方法包括:在每次迭代周期内,获得所述校验矩阵H的非零位置,其中,所述非零位置与码字比特具有对应关系;标记每个码字比特在最后一个有效行块的位置获得标记位置,其中所述标记位置表示该所述码字比特已经完成本次迭代的所有计算,为本次迭代过程中的最终结果;获得每个码字比特的最终结果后,跟上一码字比特的校验的最终结果进行运算后,最终获得本次迭代的所有码字比特的校验结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810279159.X/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类