[发明专利]一种数据高速缓存系统、方法和航天用电子设备有效

专利信息
申请号: 201810420702.3 申请日: 2018-05-04
公开(公告)号: CN108776644B 公开(公告)日: 2022-09-27
发明(设计)人: 翁振兴 申请(专利权)人: 中国电子科技集团公司第三十六研究所
主分类号: G06F12/0806 分类号: G06F12/0806;G06F12/0893;G11C11/413
代理公司: 北京市隆安律师事务所 11323 代理人: 权鲜枝;吴昊
地址: 314033 *** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种数据高速缓存系统、方法和航天用电子设备,该系统包括:FPGA和多片异步SRAM芯片,FPGA包括:多个数据接口、一个控制接口和一个地址接口,多个数据接口分别连接对应的异步SRAM芯片的数据信号输入输出接口,控制接口连接多片异步SRAM芯片的控制信号输入接口,地址接口连接多片异步SRAM芯片的地址信号输入接口;FPGA发出控制信号、地址信号和与异步SRAM芯片的数量对应的多组数据信号,根据控制信号和地址信号控制多组数据信号同时对应存储至多片异步SRAM芯片。在航天应用背景下,该系统采用多片异步SRAM芯片,大大提高了数据缓存速度,占用的FPGA资源非常小、FPGA软件设计简单,对FPGA器件性能依赖性较小、对FPGA其他功能的影响较小。
搜索关键词: 一种 数据 高速缓存 系统 方法 航天 用电 设备
【主权项】:
1.一种数据高速缓存系统,其特征在于,所述系统包括:FPGA和多片异步SRAM芯片,所述FPGA包括:多个数据接口、一个控制接口和一个地址接口,多个所述数据接口分别连接对应的所述异步SRAM芯片的数据信号输入输出接口,所述控制接口连接多片所述异步SRAM芯片的控制信号输入接口,所述地址接口连接多片所述异步SRAM芯片的地址信号输入接口;所述FPGA发出控制信号、地址信号和与所述异步SRAM芯片的数量对应的多组数据信号,根据所述控制信号和地址信号控制多组所述数据信号同时对应存储至多片所述异步SRAM芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十六研究所,未经中国电子科技集团公司第三十六研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810420702.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top