[发明专利]一种EFUSE的烧写装置及烧写方法有效
申请号: | 201810457871.4 | 申请日: | 2018-05-14 |
公开(公告)号: | CN108446126B | 公开(公告)日: | 2023-05-05 |
发明(设计)人: | 何再生 | 申请(专利权)人: | 珠海一微半导体股份有限公司 |
主分类号: | G06F8/61 | 分类号: | G06F8/61 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 519000 广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种EFUSE的烧写装置及烧写方法,该烧写装置基于该烧写方法设计一种对于pin资源没有要求,同时又安全可靠,并且能够满足精准定时的可靠的烧写方式,来完成EFUSE的烧写。其中该装置中的同步使能逻辑模块同步使能烧写信号计数逻辑模块,在外部晶振的精准时钟信号的驱动下,进行计数输出脉冲宽度准确的烧写信号,并清除相应标志信号,完成所需要的EFUSE bit的烧写,不需要软件开启定时装置模块就能做到精准定时,节省了软件指令,提高了指令效率。 | ||
搜索关键词: | 一种 efuse 装置 方法 | ||
【主权项】:
1.一种EFUSE的烧写装置,属于芯片内部的EFUSE功能模块的一部分,该烧写装置与一个外部晶振连接,该烧写装置内部有一个使能寄存器,其特征在于,所述烧写装置包括一个同步使能逻辑模块和一个烧写信号计数逻辑模块;所述同步使能逻辑模块,用于同步烧写使能脉冲信号来为所述烧写信号计数逻辑模块提供计数使能脉冲信号;所述烧写信号计数逻辑模块,用于计数产生一个预设脉冲宽度的烧写信号;其中,所述同步使能逻辑模块和所述烧写信号计数逻辑模块都与所述外部晶振连接以驱动所述烧写装置工作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海一微半导体股份有限公司,未经珠海一微半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810457871.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种应用程序部署方法及装置
- 下一篇:更新包的处理方法及装置