[发明专利]一种面向片上网络的步到步纠错路由器在审
申请号: | 201810516942.3 | 申请日: | 2018-05-25 |
公开(公告)号: | CN108900423A | 公开(公告)日: | 2018-11-27 |
发明(设计)人: | 袁驰坤;黄乐天 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L12/771 | 分类号: | H04L12/771;G06F11/07;G06F15/78 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及片上网络可靠性设计,提出了一种高可靠性的片上网络路由器。数据包中包含纠错编码,在每个路由器中对其进行纠错,实现了高可靠性的步到步纠错。本发明把纠错编码的解码器拆分成两部分,嵌入新增的数据流水线中,这种方法在保证高可靠性的同时,消除了纠错专用的一个时钟周期。路由器的数据流水线和控制流水线有相同的深度,可到达完全重叠的流水线执行,降低平均包延迟的同时增加了片上网络的吞吐率。 | ||
搜索关键词: | 纠错 高可靠性 片上网络 路由器 数据流水线 纠错编码 片上网络路由器 解码器 可靠性设计 流水线执行 时钟周期 数据包 吞吐率 专用的 流水线 嵌入 延迟 保证 | ||
【主权项】:
1.一种片上网络路由器流水线结构,可以加强容错能力的同时提升网络传输性能,其特征在于,数据流水线与控制流水线的深度都是四级,流水线控制单元实现了完全重叠的流水线执行顺序,并且将容错单元拆分嵌入在数据流水线中,降低了容错片上网络的传输延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810516942.3/,转载请声明来源钻瓜专利网。
- 上一篇:组播转发方法、装置及电子设备
- 下一篇:带显示屏的路由器